max-log-map算法 文章 進入max-log-map算法技術社區(qū)
基于CPLD/FPGA的出租車計費系統(tǒng)
- 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構成該數字系統(tǒng)的設計思想和實現過程。論述了車型調整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設計方法與技巧。
- 關鍵字: CPLD/PPGA 硬件描述語言 出租車計費器 MAX+PLUS軟件 數字系統(tǒng)
多項式擬合在log-add算法單元中的應用及其FPGA實現
- 綜合考慮面積和速度等因素,采用一次多項式擬合實現了簡單快速的log-add算法單元。實驗結果表明,在相同的精度要求下,其FPGA實現資源占用合理,硬件開銷好于其他次數的多項式擬合實現方案。
- 關鍵字: log-add算法單元 多項式擬合 FPGA
FPGA設計開發(fā)軟件Quartus II的使用技巧之:Quartus II軟件基礎介紹
- Quartus II設計軟件是Altera提供的完整的多平臺設計環(huán)境,能夠直接滿足特定設計需要,為可編程芯片系統(tǒng)(SOPC)提供全面的設計環(huán)境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
- 關鍵字: QuartusII Max+PlusII FPGA
MAX1226/MAX1228/MAX1230串行12位模數轉換器(ADC)簡介
- MAX1226/MAX1228/MAX1230是串行12位模數轉換器(ADC),內置基準和溫度傳感器。這些器件具有片內FIFO、掃描模式、內部時鐘模式,內部平均和AutoShutdowntrade;等特性。采用外部時鐘,其最高采樣速率可達300ksps。MAX1
- 關鍵字: MAX
為MAX16046 EEPROM可編程系統(tǒng)管理器增加自動重啟功能
- 引言 系統(tǒng)重啟功能對于有些應用非常實用,例如,無法提供復位的主控制器。本文介紹了一個在基于非易失(NV)故障寄存器的可編程系統(tǒng)管理器中產生簡單自動重啟操作的有效方案。在系統(tǒng)管理器中增加一個小器件,即可按照
- 關鍵字: EEPROM MAX 可編程系統(tǒng)
max-log-map算法介紹
您好,目前還沒有人創(chuàng)建詞條max-log-map算法!
歡迎您創(chuàng)建該詞條,闡述對max-log-map算法的理解,并與今后在此搜索max-log-map算法的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對max-log-map算法的理解,并與今后在此搜索max-log-map算法的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473