<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> mheg-5

          5/3提升小波在DM642上的實現(xiàn)與優(yōu)化

          •   提升小波變換不僅具有傳統(tǒng)小波多分辨率的優(yōu)點,而且簡化了運算,便于硬件實現(xiàn),因此在數(shù)字圖像編碼中得到廣泛應用。在新的圖像壓縮標準JPEG2000中,采用9/7、5/3提升小波變換作為編碼算法,其中5/3小波變換是一種可逆的整數(shù)變換,可以實現(xiàn)無損或有損的圖像壓縮。在通用的DSP芯片上實現(xiàn)該算法具有很好的可擴展性、可升級性與易維護性。用這種方式靈活性強,完全能滿足各種處理需求。 1提升算法   提升算法[1]是由Sweldens等在Mallat算法的基礎上提出的,也稱為第二代小波變換。與Mallat算法
          • 關鍵字: DSP  小波變換  數(shù)字圖像編碼  5/3  

          利用Virtex-5 FPGA實現(xiàn)最低功耗解決方案

          •   過渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來的優(yōu)勢:低成本、高性能和更強的邏輯能力。盡管這些優(yōu)勢能夠為高級系統(tǒng)設計帶來激動人心的機會,但65納米工藝節(jié)點本身也帶來了新的挑戰(zhàn)。例如,在為產(chǎn)品選擇FPGA時,功耗的考慮變得越來越重要。很可能下一代設計會需要在功耗預算不變(或更小)的情況下,集成更多的特性和實現(xiàn)更高的性能。   本文將分析功耗降低所帶來的益處,還將介紹Virtex-5器件中所采用的多種技術和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不犧牲性能。   降低功耗的好處   
          • 關鍵字: FPGA  低功耗  Virtex-5  靜態(tài)功耗  動態(tài)功耗  

          賽靈思正式發(fā)布Virtex-5 FXT FPGA

          • 65nm Virtex-5系列FPGA第四款平臺集成了PowerPC 440處理器模塊、 GTX高速收發(fā)器,以及超過190 GMACs的DSP性能
          • 關鍵字: Virtex-5 FXT FPGA 賽靈思 65納米  

          利用Virtex-5系統(tǒng)監(jiān)控器加強系統(tǒng)管理和診斷

          •   電信行業(yè)要求具有很高的服務可用性-正如你一拿起電話就希望聽到撥號音一樣。隨著寬帶服務提供商爭相進入音頻和視頻領域(伴隨所謂的"三重播放"的展開),用戶期望他們可以在這些領域?qū)崿F(xiàn)同樣的高可用性。   高可用性只能通過為構(gòu)成系統(tǒng)的硬件提供冗余性來實現(xiàn)。然而,為了有效管理這種冗余,系統(tǒng)必須能夠監(jiān)控自己的運行狀態(tài),如果發(fā)生故障,系統(tǒng)必須在用戶覺察到任何故障停機之前切換到備用硬件。對物理環(huán)境的密切監(jiān)控,讓運營商可以在發(fā)生任何部件故障時采取積極行動。這涉及到監(jiān)控機架內(nèi)部的物理環(huán)境,利用各種傳
          • 關鍵字: Virtex-5 Xilinx   

          NI 發(fā)表 LabVIEW 8.5 控制設計與仿真模塊

          •   NI 發(fā)表 NI LabVIEW 8.5 控制設計與模擬 (Control Design and Simulation) 模塊,為 LabVIEW 圖形化系統(tǒng)設計平臺的延伸,可協(xié)助分析開回路 (Open-loop) 模型的行為、設計閉回路 (Closed-loop) 控制器,仿真系統(tǒng),并建立實時建置作業(yè)。最新版模塊具有新的設計功能,如可提升系統(tǒng)閉回路穩(wěn)定性的分析式 PID 功能,與多變量 (Multivariable) 系統(tǒng)的模型預測控制。LabVIEW 控制設計與仿真 (Control Design
          • 關鍵字:  NI LabVIEW 8.5  

          安富利在亞洲發(fā)布全新的Virtex-5 開發(fā)工具套件

          •   安富利公司 旗下安富利電子元件部發(fā)布Xilinx? VirtexTM-5 LXT/SXT 開發(fā)工具套件,這種完整的開發(fā)平臺可用來設計和驗證基于Xilinx Virtex-5 LXT 和 SXT 系列現(xiàn)場可編程邏輯陣列(FPGA)器件的應用。   新開發(fā)套件支持LX50T、LX110T、SX50T或SX95T VirtexTM-5器件,應用全球首個65nm FPGA系列的先進特性。套件的功能包括:   支持PCIe x8終端   兩個10/100/1GB以太網(wǎng)PHY   兩個SFP模式連
          • 關鍵字: 安富利 Xilinx Virtex-5   

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          • ??? 二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應性極強、快速的設計環(huán)境。早期的 DSP 設計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。 ??? 在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂"失之東隅,收之桑榆";由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,
          • 關鍵字: DSP Virtex-5 SXT  

          Xilinx宣布Virtex-5 SXT全線產(chǎn)品量產(chǎn)

          •   賽靈思公司宣布面向數(shù)字信號處理(DSP)優(yōu)化的Virtex?-5 SXT系列全線產(chǎn)品實現(xiàn)量產(chǎn)。這些產(chǎn)品是Xilinx? XtremeDSP? 解決方案的一部分,該解決方案包括開發(fā)套件、設計軟件、IP和參考設計。Virtex-5 SXT平臺器件針對高性能而優(yōu)化,能夠為包括無線、測試和測量以及國防應用在內(nèi)的眾多應用提供超過350 GMACs的定點運算性能,并為諸如醫(yī)療影像等應用提供高達82.5 GFLOPS的浮點DSP性能。   65nm Virtex-5 SXT系列
          • 關鍵字: 賽靈思 DSP Virtex-5 SXT   

          u-blox日前宣布正式推出兩款式GPS模塊LEA-5

          •   u-blox公司日前宣布正式推出兩款式GPS模塊,該模塊的速度、靈敏度和集成簡易性均具有突破性的提高。LEA-5 GPS模塊系列基于u-blox公司的第五代定位引擎,其信號捕獲速度小于一秒。   這種多功能的獨立GPS接收器不但功能多樣,而且還提供靈活的連接接口。由于其便于集成的特性,大大縮短了多種對尺寸和成本要求極高的汽車應用產(chǎn)品、消費類應用產(chǎn)品和工業(yè)化應用產(chǎn)品上市的周期。   u-blox 5具有50通道的GPS架構(gòu),百萬余個相關器和獨立的捕獲和跟蹤引擎,能夠進行大量的并行搜索,因此具有超高的
          • 關鍵字: 通訊  無線  網(wǎng)絡  u-blox  GPS  LEA-5  通信基礎  

          基于KingView 6.5的軌道衡計量系統(tǒng)

          • 在軌道衡計量系統(tǒng)項目設計中,選用KingView 6.5進行軌道衡計量系統(tǒng)開發(fā),KingView 6.5支持各種智能模塊、可編程控制器、板卡、智能儀表等,被廣泛用于工控領域,可以滿足現(xiàn)場的實際需求。
          • 關鍵字: KingView  6.5  軌道  計量系統(tǒng)    

          NI發(fā)布LabVIEW 8.5版本,助您自在享受多核時代的到來

          • 美國國家儀器有限公司正式推出專用于測試、控制和嵌入式系統(tǒng)開發(fā)的LabVIEW圖形化系統(tǒng)設計平臺的最新版本——LabVIEW 8.5?;贜I近十年來在多線程技術上的投資,LabVIEW 8.5憑借其本質(zhì)上的并行數(shù)據(jù)流特性,簡化了多核以及FPGA應用的開發(fā)。隨著處理器廠商通過并行多核構(gòu)架獲得性能上的提升,運行在這些新處理器上的LabVIEW 8.5可以提供更高的測試吞吐量、更有效的處理器密集型(processor-intensive)的分析、以及運行在指定處理器核上的、更可靠的
          • 關鍵字: 嵌入式系統(tǒng)  單片機  NI  LabVIEW  8.5  測試  測量  嵌入式  

          實現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務卸載解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
          • 關鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          •   二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應性極強、快速的設計環(huán)境。早期的 DSP 設計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。   在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂“失之東隅,收之桑榆”;由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,乘法器和加法器的實施越來越高效。1998 年,Xilinx 順理成章推出了第一個集成于
          • 關鍵字: 嵌入式系統(tǒng)  單片機  DSP  Virtex-5  嵌入式  

          賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實現(xiàn)量產(chǎn)

          •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來,賽靈思目前已向市場發(fā)售了三款平臺(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。   賽靈思公司高級產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
          • 關鍵字: 65nm  FPGA  VIRTEX-5  單片機  嵌入式系統(tǒng)  賽靈思  
          共367條 23/25 |‹ « 16 17 18 19 20 21 22 23 24 25 »

          mheg-5介紹

          您好,目前還沒有人創(chuàng)建詞條mheg-5!
          歡迎您創(chuàng)建該詞條,闡述對mheg-5的理解,并與今后在此搜索mheg-5的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();