<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> open-6

          0.6μmCMOS工藝全差分運(yùn)算放大器的設(shè)計(jì)

          • 本文給出了一種低電壓全差分套筒式運(yùn)算放大器的設(shè)計(jì)方法,同時(shí)對(duì)該設(shè)計(jì)方法進(jìn)行了仿真,從仿真結(jié)果可以看出,在保證高增益、低功耗的同時(shí),該設(shè)計(jì)還可以滿足20 MHz流水線模數(shù)轉(zhuǎn)換器中運(yùn)放的設(shè)計(jì)要求。
          • 關(guān)鍵字: mCMOS  0.6  工藝  全差分    

          賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

          •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.  )宣布推出支持 40Gbps 和 100Gbps 線路卡的Virtex®-6 HXT FPGA,并可靈活配置各種網(wǎng)絡(luò)速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,憑借其市場領(lǐng)先的收發(fā)器時(shí)鐘抖動(dòng)性能,Virtex-6 HXT FPGA還能滿足新一代通信設(shè)備長距離光纖網(wǎng)絡(luò)傳輸?shù)男枰?,且無需昂貴的外部重定時(shí)器電路。   賽靈思已經(jīng)和Avago Technologies(安華高科技)
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

          Linear 推出單 / 雙 / 四路軌至軌運(yùn)算放大器 LTC6252/3/4 和 LTC6255/6/7

          •   凌力爾特公司 (Linear Technology Corporation) 推出單 / 雙 / 四路軌至軌運(yùn)算放大器 LTC6252/3/4 和 LTC6255/6/7,這些器件采用纖巧封裝,提供了無與倫比的速度-電源效率。LTC6252/3/4 實(shí)現(xiàn)了 720MHz 增益帶寬 (GBW) 積和 280V/us 轉(zhuǎn)換率,同時(shí)僅消耗 3.3mA 電源電流。LTC6255/6/7 提供 6.5MHz 增益帶寬積和 1.8V/us 轉(zhuǎn)換率,僅消耗 65uA 電源電流。這些器件與之前推出的 180MHz 增
          • 關(guān)鍵字: Linear  運(yùn)算放大器  LTC6252/3/4  LTC6255/6/7  

          基于Spartan-6 FPGA的SP605開發(fā)板解決文案

          • 基于Spartan-6 FPGA的SP605開發(fā)板解決文案,Spartan-6 FPGA是目標(biāo)設(shè)計(jì)平臺(tái),提供集成的軟件和硬件,有利于設(shè)計(jì)集中力量進(jìn)行新產(chǎn)品創(chuàng)新. Spartan-6 FPGA包括LX 和LXT等13個(gè)系列, 邏輯單元從3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功
          • 關(guān)鍵字: 解決  文案  開發(fā)  SP605  Spartan-6  FPGA  基于  

          恒流自停6-24v充電器原理

          • 本文介紹的簡易充電器可對(duì)24V以下的蓄電池進(jìn)行自動(dòng)充電,最大充電電流可達(dá)2.5A,并具有恒流充電及充滿自停功能。圖4-9為自動(dòng)充電器電原理圖。220V市電經(jīng)變壓器T降壓獲得次級(jí)電壓U2,經(jīng)VD1~VD4格式整流輸出直流脈動(dòng)電
          • 關(guān)鍵字: 原理  充電器  6-24v  

          基于LabVIEW的6-DOF并聯(lián)機(jī)器人控制系統(tǒng)

          • 挑戰(zhàn):應(yīng)用成熟的NI系列產(chǎn)品快速構(gòu)建一套功能完善、性能優(yōu)越、人機(jī)界面友好的開放式多自由度并聯(lián)機(jī)器人數(shù)...
          • 關(guān)鍵字: LabVIEW  PXI  6-DOF  機(jī)器人控制  

          可在1.6K~1.6M范圍內(nèi)變化的電壓控制可變電阻電路

          • 電路的功能與可變電阻起相同作用的器件有FET漏-源電阻、模擬乘法器等,但它們都不能浮地。本電路采用CDS光耦合器反饋,使線性得到改善。兩個(gè)可變電阻阻值可在1.6K~1.6M之間變化,并且完全被隔離,所以本電路的應(yīng)用范
          • 關(guān)鍵字: 1.6  變化  電壓控制  電路    

          Virtex-6 FPGA ML605開發(fā)評(píng)估技術(shù)方案

          • Virtex-6 FPGA ML605開發(fā)評(píng)估技術(shù)方案,Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計(jì)框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
          • 關(guān)鍵字: 技術(shù)  方案  評(píng)估  開發(fā)  FPGA  ML605  Virtex-6  

          安富利電子元件推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件

          •   安富利公司旗下運(yùn)營機(jī)構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開發(fā)工具套件。這套件是為DSP設(shè)計(jì)而打造,是Xilinx目標(biāo)設(shè)計(jì)平臺(tái)(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開始接受訂購,價(jià)格為2995美元,開發(fā)人員可以通過它快速啟動(dòng)其設(shè)計(jì)。   無線、航空航天和國防、儀器和醫(yī)療成像設(shè)備以及其它計(jì)算密集型設(shè)
          • 關(guān)鍵字: 安富利  Virtex-6  FPGA  DSP  

          Linux2.6環(huán)境下USB設(shè)備的驅(qū)動(dòng)實(shí)現(xiàn)

          • Linux2.6環(huán)境下USB設(shè)備的驅(qū)動(dòng)實(shí)現(xiàn),USB通用串行總線具有傳輸速率高、功耗低、可熱插拔和發(fā)展快速等優(yōu)點(diǎn),而Linus操作系統(tǒng)則具有易于移植和裁減、內(nèi)核小、效率高、原代碼開放等特點(diǎn),本文通過將其結(jié)合而給出的Linux環(huán)境下的USB設(shè)備驅(qū)動(dòng)方法,可以快速地實(shí)現(xiàn)大容量的存儲(chǔ)功能,實(shí)驗(yàn)表明:該系統(tǒng)的數(shù)據(jù)讀寫速度可以達(dá)到681 kB/s,而且效果良好。
          • 關(guān)鍵字: 驅(qū)動(dòng)  實(shí)現(xiàn)  設(shè)備  USB  環(huán)境  Linux2.6  

          5.6GHz CMOS低噪聲放大器設(shè)計(jì)

          • 摘要:分析了一種射頻COMS共源-共柵低噪聲放大器的設(shè)計(jì)電路,采用TSMC 90nm低功耗工藝實(shí)現(xiàn)。仿真結(jié)果表明:在5.6GHz工作頻率,電壓增益約為18.5dB;噪聲系數(shù)為1.78dB;增益1dB壓縮點(diǎn)為-21.72dBm;輸入?yún)⒖既A交
          • 關(guān)鍵字: CMOS  5.6  GHz  低噪聲    

          基于VB 6.0串口通信的氣壓測(cè)高系統(tǒng)數(shù)據(jù)采集實(shí)現(xiàn)

          • 王曉嵐

            (中國科學(xué)院國家天文臺(tái) 北京 100012)

            串口通信在系統(tǒng)控制的范疇中一直占據(jù)著極其重要的地位,在規(guī)格上越來越完善,應(yīng)用也越來越廣泛,使用串行通信的方式可以達(dá)到系統(tǒng)控制的目的。以往,要實(shí)現(xiàn)計(jì)
          • 關(guān)鍵字: 系統(tǒng)  數(shù)據(jù)采集  實(shí)現(xiàn)  氣壓  通信  VB  6.0  串口  基于  

          賽靈思目標(biāo)設(shè)計(jì)平臺(tái)再獲電子行業(yè)大獎(jiǎng)

          • 《電子產(chǎn)品世界》在“2009年度影響中國的嵌入式系統(tǒng)技術(shù)獎(jiǎng)”評(píng)選中授予賽靈思目標(biāo)設(shè)計(jì)平臺(tái)“最佳新興理念獎(jiǎng)”,對(duì)目標(biāo)設(shè)計(jì)平臺(tái)給設(shè)計(jì)師帶來的巨大價(jià)值表示高度認(rèn)可
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-6  Spartan-6  

          賽靈思亞太聯(lián)盟計(jì)劃成員開展目標(biāo)設(shè)計(jì)平臺(tái)合作

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. )聯(lián)盟計(jì)劃成員(APAC Xilinx Alliance Program Members),是賽靈思作為 FPGA行業(yè)領(lǐng)導(dǎo)廠商實(shí)施目標(biāo)設(shè)計(jì)平臺(tái)戰(zhàn)略的關(guān)鍵。賽靈思目標(biāo)設(shè)計(jì)平臺(tái)戰(zhàn)略致力于幫助客戶縮短在應(yīng)用基礎(chǔ)架構(gòu)上花費(fèi)的時(shí)間,而把精力更多地集中在為其電子系統(tǒng)賦予獨(dú)特的設(shè)計(jì)價(jià)值。近期賽靈思亞太聯(lián)盟合作伙伴峰會(huì)活動(dòng)在深圳的成功舉辦,意味著其亞太地區(qū)的設(shè)計(jì)服務(wù)提供商和開發(fā)板廠商與賽靈思已經(jīng)在密切合作,為確??蛻舨捎眯乱淮?FPGA實(shí)現(xiàn)商業(yè)成功做
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  40nm  
          共336條 20/23 |‹ « 14 15 16 17 18 19 20 21 22 23 »

          open-6介紹

          您好,目前還沒有人創(chuàng)建詞條open-6!
          歡迎您創(chuàng)建該詞條,闡述對(duì)open-6的理解,并與今后在此搜索open-6的朋友們分享。    創(chuàng)建詞條

          熱門主題

          OPEN-6    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();