<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> plc-5

          如何改善基于PLC的系統(tǒng)的性能

          • 新推出的可編程自動(dòng)化控制器(PAC)硬件系統(tǒng),可以方便地與PLC集成,以便在工業(yè)機(jī)器中添加更多高級(jí)功能并提高其效率,這使得PAC成為PLC系統(tǒng)的理想解決方案。
          • 關(guān)鍵字: PLC  如何改善  系統(tǒng)  性能    

          汽車傳動(dòng)軸防塵罩PLC控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現(xiàn)量產(chǎn)

          •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺(tái)以來(lái),賽靈思目前已向市場(chǎng)發(fā)售了三款平臺(tái)(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o(wú)需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。   賽靈思公司高級(jí)產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
          • 關(guān)鍵字: 65nm  FPGA  VIRTEX-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          日立KP系列工業(yè)相機(jī)采用賽靈思65NM VIRTEX-5 LX平臺(tái)

          •   賽靈思公司宣布日立國(guó)際電氣(Hitachi Kokusai Electric)公司生產(chǎn)的KP系列工業(yè)相機(jī)選用了賽靈思公司的65nm Virtex™-5 LX FPGA器件。越來(lái)越多的工業(yè)網(wǎng)絡(luò)生產(chǎn)商一樣,日立國(guó)際電氣意識(shí)到賽靈思公司高性能Virtex-5 FPGA的密度和功耗優(yōu)勢(shì)能夠?yàn)槠涮峁┙K極的設(shè)計(jì)靈活性和更快的產(chǎn)品上市時(shí)間。   日立國(guó)際電氣公司最新的高分辨率快幀速率KP系列(七種類型,14個(gè)型號(hào))產(chǎn)品圖像質(zhì)量好、效率高并且速度快。由于其尺寸小,易于安裝和使用,因此該系列產(chǎn)品適用于廣
          • 關(guān)鍵字: KP系列  VIRTEX-5  單片機(jī)  工業(yè)相機(jī)  嵌入式系統(tǒng)  日立  賽靈思  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          通過(guò)電力線通信(PLC/AMR)實(shí)現(xiàn)自動(dòng)抄表

          • 引言 在20世紀(jì)的大部分時(shí)間,電力公司的抄表員通過(guò)挨家挨戶查看電表的機(jī)電式計(jì)數(shù)器來(lái)記錄用電量。再到辦公室將記錄的電表讀數(shù)輸入到電力公司的用戶收費(fèi)記錄中。如今,隨著技術(shù)的進(jìn)步,這種勞動(dòng)密集型的人工抄表操作已經(jīng)逐步被自動(dòng)抄表(AMR)系統(tǒng)所取代。 在20世紀(jì)90年代早期的AMR市場(chǎng),電力公司認(rèn)識(shí)到AMR的商業(yè)價(jià)值,因?yàn)闇p少抄表的員工數(shù)量可節(jié)省費(fèi)用支出。那時(shí),電力公司只需要每月對(duì)居民/工業(yè)用戶進(jìn)行一次抄表,因此早期的AMR系統(tǒng)采用近距離方案,仍然需要去電表現(xiàn)場(chǎng)抄表。數(shù)據(jù)流是單向的:從電表到電力公司工作人員持有的
          • 關(guān)鍵字: AMR  PLC  測(cè)量  測(cè)試  電力線  

          傳世經(jīng)典!臺(tái)達(dá)SV系列PLC超強(qiáng)網(wǎng)絡(luò)功能

          • 隨著自動(dòng)化程度的提高,小型PLC的應(yīng)用領(lǐng)域比以前更為廣泛。據(jù)市場(chǎng)研究顯示,小型PLC占據(jù)市場(chǎng)總額的64%。作為小型PLC領(lǐng)跑者的臺(tái)達(dá)集團(tuán)擁有不斷創(chuàng)新的研發(fā)能力、優(yōu)勢(shì)行業(yè)的核心技術(shù)、成熟的解決方案和完善的銷售網(wǎng)絡(luò),在中國(guó)市場(chǎng)已經(jīng)得到廣泛認(rèn)可。 臺(tái)達(dá)集團(tuán)繼DVP-ES系列PLC推出以來(lái),先后推出了ES、EX、SA、SC、EH等多個(gè)機(jī)型,廣泛用于各行各業(yè)的自動(dòng)化控制中,能滿足不同行業(yè)的應(yīng)用需求。隨后推出的具有極致性能的SV系列PLC的問(wèn)世為中國(guó)自動(dòng)化市場(chǎng)帶來(lái)了強(qiáng)勁的震撼和全新的沖擊。 SV系列PLC顧及全方
          • 關(guān)鍵字: PLC  臺(tái)達(dá)  通訊  網(wǎng)絡(luò)  網(wǎng)絡(luò)功能  無(wú)線  

          賽靈思推出65nm FPGA Virtex-5的PCI Express開(kāi)發(fā)套件

          • 賽靈思公司宣布推出基于業(yè)界第一個(gè)列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開(kāi)發(fā)套件。包括一個(gè)開(kāi)發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計(jì)人員加快1-8路 PCIe 應(yīng)用的設(shè)計(jì),可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲(chǔ)和計(jì)算、工業(yè)以及航空和國(guó)防等多種市場(chǎng)應(yīng)用的產(chǎn)品速度。該開(kāi)發(fā)套件為設(shè)計(jì)人員評(píng)估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設(shè)計(jì)提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點(diǎn)模塊和低功耗3.2G
          • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思公司新推VIRTEX-5協(xié)議包

          •   賽靈思公司(Xilinx, Inc.)宣布推出用于其65nm Virtex-5系列 FPGA的PCI Express®、千兆以太網(wǎng)和XAUI協(xié)議包。同時(shí),賽靈思公司還發(fā)布了針對(duì)SONET OC-48/SDH STM-16 和 CPRI(通用公共無(wú)線電接口)的特定協(xié)議特性描述報(bào)告。每一項(xiàng)標(biāo)準(zhǔn)協(xié)議包都包括針對(duì)特定協(xié)議物理層的特性描述報(bào)告、互操作性和兼容性報(bào)告、IP內(nèi)核以及技術(shù)文檔,支持用戶高效且低風(fēng)險(xiǎn)地在Virtex™-5 FPGA中實(shí)現(xiàn)標(biāo)準(zhǔn)的高速串行協(xié)議。   “賽靈思公司不僅僅提
          • 關(guān)鍵字: FPGA  VIRTEX-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          SYNPLICITY為XILINX高性能VIRTEX-5 SXT DSP平臺(tái)推出全套設(shè)計(jì)解決方案

          •   Synplicity宣布其綜合軟件與DSP 綜合軟件解決方案能夠立即為 Xilinx的 Virtex-5 SXT FPGA(這也是其專為高性能數(shù)字信號(hào)處理技術(shù) (DSP) 精心優(yōu)化的 65 納米 FPGA 系列中的最新產(chǎn)品)提供全面設(shè)計(jì)支持。   Synplicity 的 Synplify Pro 邏輯綜合軟件與 Synplify D
          • 關(guān)鍵字: DSP平  SXT  SYNPLICITY  VIRTEX-5  XILINX  單片機(jī)  嵌入式系統(tǒng)  設(shè)計(jì)解決方案  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          賽靈思宣布交付性能最高的DSP平臺(tái)——VIRTEX-5 SXT FPGA

          •   賽靈思宣布開(kāi)始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場(chǎng)可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺(tái)創(chuàng)造了DSP性能的行業(yè)新紀(jì)錄——550MHz下性能達(dá)352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺(tái)還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿足下一代無(wú)線和視頻應(yīng)用對(duì)超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
          • 關(guān)鍵字: DSP平臺(tái)  FPGA  SXT  VIRTEX-5  單片機(jī)  交付性  嵌入式系統(tǒng)  賽靈思  

          集裝箱CT檢測(cè)系統(tǒng)中控制子系統(tǒng)的研制

          • 摘 要:簡(jiǎn)要介紹了集裝箱CT檢測(cè)系統(tǒng)的原理,并詳細(xì)介紹了其中控制子系統(tǒng)的功能和結(jié)構(gòu)。實(shí)際試運(yùn)行結(jié)果表明該系統(tǒng)運(yùn)行穩(wěn)定、可靠。 關(guān)鍵詞:集裝箱CT檢測(cè)系統(tǒng) 控制系統(tǒng) PLC 集裝箱CT檢測(cè)系統(tǒng)是國(guó)家“十五”科技攻關(guān)計(jì)劃重點(diǎn)組織實(shí)施的項(xiàng)目,是針對(duì)我國(guó)目前的工業(yè)無(wú)損檢測(cè)、反恐形勢(shì)和反走私的實(shí)際需求而提出的。北京清華大學(xué)核研院在相繼成功研制了60Co集裝箱檢測(cè)系統(tǒng)和60Co鐵路貨運(yùn)列車檢測(cè)系統(tǒng)之后,繼續(xù)承擔(dān)了這一國(guó)家重點(diǎn)科技攻關(guān)項(xiàng)目。控制子系統(tǒng)是60Co集裝箱CT檢測(cè)系統(tǒng)中的重要組成部分,對(duì)保證整個(gè)
          • 關(guān)鍵字: PLC  工業(yè)控制  集裝箱CT檢測(cè)系統(tǒng)  控制系統(tǒng)  工業(yè)控制  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡(jiǎn)化ASIC原型驗(yàn)證過(guò)程

          •   Synplicity宣布其Certify® ASIC RTL 原型設(shè)計(jì)軟件增強(qiáng)了對(duì) Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個(gè) FPGA 進(jìn)行 ASIC 原型設(shè)計(jì)的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
          • 關(guān)鍵字: ASIC原型驗(yàn)證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機(jī)  嵌入式系統(tǒng)  
          共1389條 91/93 |‹ « 84 85 86 87 88 89 90 91 92 93 »

          plc-5介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條plc-5!
          歡迎您創(chuàng)建該詞條,闡述對(duì)plc-5的理解,并與今后在此搜索plc-5的朋友們分享。    創(chuàng)建詞條

          熱門主題

          PLC-5    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();