<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> quartus ii

          嵌入式實時操作系統(tǒng)μC/OS-II及其應(yīng)用

          • 摘 要: 本文通過對一種源碼公開的嵌入式操作系統(tǒng)mC/OS-II的分析,以51系列單片機(jī)為例,闡述了在單片機(jī)中使用該嵌入式操作系統(tǒng)的優(yōu)缺點。 關(guān)鍵詞: 實時操作系統(tǒng);μC/OS-II;單片機(jī) 早在上世紀(jì)六十年代,就已經(jīng)有人開始研究和開發(fā)嵌入式操作系統(tǒng)。但直到最近,它才在國內(nèi)被越來越多的提及。其在通信、電子、自動化等需要實時處理的領(lǐng)域所日益顯現(xiàn)的重要性吸引了人們越來越多的注意力。針對國內(nèi)大部分用戶使用的51系列的8位處理器,我們可以選擇μC/OS-II 。 μC/OS-II是由Labrosse先生編寫的一個
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          μC/OS-II使用中的幾個熱點問題

          • μC/OS-II使用中的幾個熱點問題 ?。 鼎藽/OS-II——源碼公開的實時嵌入式操作系統(tǒng)》一書是Jean J. Labrosse 所著,“Micro μC/OS-II The Real-Time Kernel”一書的中譯本。該書于2001年7月出版以后,引起了國內(nèi)嵌入式實時系統(tǒng)應(yīng)用領(lǐng)域中科技人員的極大興趣。一些有名的大學(xué)已經(jīng)或者打算把它當(dāng)作教材用于教學(xué)。有的公司提出以之培訓(xùn)開發(fā)嵌入式應(yīng)用的員工。在實際應(yīng)用中,用戶提出較多的
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          uC/OS-II進(jìn)行移植的一般方法和技巧

          • 引言 ---實時操作系統(tǒng)的使用,能夠簡化嵌入式系統(tǒng)的應(yīng)用開發(fā),有效地確保穩(wěn)定性和可靠性,便于維護(hù)和二次開發(fā)。 μC/OS-II是一個基于搶占式的實時多任務(wù)內(nèi)核,可固化、可剪裁、具有高穩(wěn)定性和可靠性,除此以外,μC/OS-II的鮮明特點就是源碼公開,便于移植和維護(hù)。 在μC/OS-II官方的主頁上可以查找到一個比較全面的移植范例列表。但是,在實際的開發(fā)項目中,仍然沒有針對項目所采用芯片或開發(fā)工具的合適版本。那么,不妨自己根據(jù)需要進(jìn)行移植。 本文則以在TMS320C6711 DSP上
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          嵌入式操作系統(tǒng)μC/OS-II的內(nèi)核實現(xiàn)

          • 1引言   以前在我們一般所使用的系統(tǒng)中,任務(wù)沒有優(yōu)先級之分。應(yīng)用程序是一個無限的循環(huán),任務(wù)函數(shù)按在代碼中的順序運(yùn)行,處理相應(yīng)的事務(wù)。時間相關(guān)性強(qiáng)的任務(wù)處理使用中斷機(jī)制,但是當(dāng)系統(tǒng)比較復(fù)雜、中斷資源有限時,中斷程序只能將處理該任務(wù)的信息條件準(zhǔn)備好后返回。當(dāng)程序按順序沒有執(zhí)行到該任務(wù)時,該任務(wù)的執(zhí)行必須等待,所以將會造成任務(wù)每次的執(zhí)行時間間隔不定,不能及時處理緊急事務(wù),影響系統(tǒng)的運(yùn)行。這種情況在要求限定時間內(nèi)周期性處理事務(wù)的系統(tǒng)中是不允許發(fā)生的,而且只由應(yīng)用者編寫的復(fù)雜程序很可能會出現(xiàn)Bug。   嵌入式操
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          uC/OS-II 初級程序員指南

          • 本文面向首次接觸uC/OS-II的程序員,為他們介紹一下這個系統(tǒng)的一些基本特征和編程上的注意事項,并介紹幾個值得了解的API。本文作者已經(jīng)成功的將uC/OS-II移植到幾種不同CPU之上。包括EPSON S1C33和Sunplus unSP™等,積累了豐富的經(jīng)驗,現(xiàn)在愿意和朋友們分享這些經(jīng)歷。希望本文的資料對于希望使用這個系統(tǒng)來開發(fā)的朋友有所幫助,作者樂意與您分享任何您成功的喜悅。   This passage is written for the basic programmers who
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          μC/OS-II的實時性能分析

          • 引 言   1 嵌入式實時操作系統(tǒng)和μC/OS-II   嵌入式操作系統(tǒng)EOS(Embedded Operating System)主要負(fù)責(zé)嵌入式系統(tǒng)的全部軟、硬件資源的分配、調(diào)度、控制、協(xié)調(diào)并發(fā)活動;它必須體現(xiàn)其所在系統(tǒng)的特征,能夠通過裝卸某些模塊來達(dá)到系統(tǒng)所要求的功能[1]。   μC/OS-II是專門為計算機(jī)的嵌入式應(yīng)用而設(shè)計的實時操作系統(tǒng),是基于靜態(tài)優(yōu)先級的占先式(preemptive)多任務(wù)實時內(nèi)核。采用μC/OS -II作為測試的目標(biāo),一方面是因為它已經(jīng)通過了很多嚴(yán)格的測試,被確認(rèn)是一個安全的
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題嵌入式μC/OS-II  

          嵌入式系統(tǒng)μC/OS-II與eCos的比較

          • 摘要:敘述嵌入式系統(tǒng)和嵌入式操作系統(tǒng)的概念,簡述嵌入式實時系統(tǒng)的發(fā)展階段。重點介紹μC/OS-II和eCos的發(fā)展歷史,并且對μC/OS-II與eCos進(jìn)行比較,為大家在選擇嵌入式操作系統(tǒng)時提供參考。 關(guān)鍵詞:嵌入式系統(tǒng) μC/OS-II eCos 1 背景   隨著計算機(jī)技術(shù)的迅速發(fā)展和芯片制造工藝的不斷進(jìn)步,嵌入式系統(tǒng)的應(yīng)用日益廣泛:從民用的電視、手機(jī)等電路設(shè)備到軍用的飛機(jī)、坦克等武器系統(tǒng),到處都有嵌入式系統(tǒng)的身影。在嵌入式系統(tǒng)的應(yīng)用開發(fā)中,采和嵌入式實時操作系統(tǒng)(簡稱RTOS)能夠支
          • 關(guān)鍵字: 嵌入式操作系統(tǒng)  嵌專題μC/OS-II  

          基于ADSP21060和Virtex II的圖像處理系統(tǒng)設(shè)計

          • 摘 要:介紹一種基于ADSP21060和Virtex II的星載圖像處理系統(tǒng)。分析了圖像處理系統(tǒng)的功能和任務(wù),給出了處理系統(tǒng)的硬件結(jié)構(gòu)、FPGA的功能模塊、DSP的軟件框架和模塊。通過地面原理樣機(jī)開發(fā),驗證了系統(tǒng)設(shè)計的正確性和高效性。關(guān)鍵詞:ADSP21060 Virtex II 圖像處理系統(tǒng) 積分器 乒乓結(jié)構(gòu) 圖像處理系統(tǒng)多采用DSP陣列、DSP加FPGA/CPLD或單由FPGA/CPLD器件等方式構(gòu)成。采用DSP陣列構(gòu)成的圖像處理系統(tǒng),其優(yōu)點是處理功能可以通過軟件靈活修改,其缺點主要有功耗大、體積
          • 關(guān)鍵字: ADSP21060  II  Virtex  單片機(jī)  積分器  乒乓結(jié)構(gòu)  嵌入式系統(tǒng)  圖像處理系統(tǒng)  

          基于uC/OS-II的變頻器變結(jié)構(gòu)控制系統(tǒng)設(shè)計

          • 摘 要:介紹了抽油電機(jī)變頻器變結(jié)構(gòu)控制系統(tǒng)功能原理,如何利用uC/OS-II的多任務(wù)功能實現(xiàn)控制系統(tǒng)的算法結(jié)構(gòu)變換,操作系統(tǒng)的移植、多任務(wù)的建立和SDK下的軟件設(shè)計;最后總結(jié)了在應(yīng)用中需注意的問題。 關(guān)鍵詞:uC/OS-II 多任務(wù) DSP56F803 變結(jié)構(gòu)控制 在油田生產(chǎn)中為了節(jié)省電能并減小故障率,變頻器得到越來越多的應(yīng)用。但由于油井負(fù)載的非周期大脈動性質(zhì),從能量的流向來看,變頻器有兩種運(yùn)行狀態(tài)——電動運(yùn)行和回饋制動。不同運(yùn)行狀態(tài)的控制變量和控制方法是不同的,這就要采用所謂的變結(jié)構(gòu)控制。
          • 關(guān)鍵字: DSP56F803  uC/OS-II  變結(jié)構(gòu)控制  單片機(jī)  多任務(wù)  嵌入式系統(tǒng)  

          Nios II系統(tǒng)在數(shù)字式心電診監(jiān)測設(shè)備中的應(yīng)用

          • (1、武漢科技學(xué)院 河北 武漢 430073;2、華中科技大學(xué) 同濟(jì)醫(yī)學(xué)院河北 武漢 430000) 1 引言心電檢測儀是醫(yī)學(xué)界運(yùn)用廣泛的一種心電監(jiān)測設(shè)備,他主要由12導(dǎo)聯(lián)心電傳感器和心電信號處理設(shè)備兩部分組成,目前運(yùn)用廣泛的數(shù)字式心電檢測儀大都是由DSP處理器外加一個單片機(jī)(MCU),通過編寫復(fù)雜的并行通訊協(xié)議來完成的,這種結(jié)構(gòu)雖然有較高的精度,但硬件設(shè)計復(fù)雜,軟件編寫煩瑣,相應(yīng)的開發(fā)周期長,研制成本高。本設(shè)計采用Altera公司先進(jìn)的SOPC(可編程片上系統(tǒng))解決方案--以32位Nios I
          • 關(guān)鍵字: FPGA  II  Nios  醫(yī)療電子專題  

          Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA

          •     Altera公司(NASDAQ:ALTR)今天宣布開始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達(dá)到前所未有的127Gbps。用戶現(xiàn)在可以使用Stratix II GX FPGA來設(shè)計生產(chǎn)多吉比特互聯(lián)系統(tǒng),滿足甚至超越其性能和信號完整性規(guī)范。隨著E
          • 關(guān)鍵字: Altera  FPGA  GX  II  Stratix  單片機(jī)  嵌入式系統(tǒng)  

          龍芯稅控SoC中Bootloader的設(shè)計與分析

          • 摘要: 本文介紹了龍芯稅控SoC中Bootloader的設(shè)計過程, 并詳細(xì)分析了Bootloader中關(guān)于外部中斷(IRQ)處理的詳細(xì)過程。關(guān)鍵詞: 引導(dǎo)程序;龍芯;SoC;嵌入式系統(tǒng);uCOS-II 前言Bootloader是系統(tǒng)加電運(yùn)行的第一段軟件代碼。在嵌入式系統(tǒng)[2]中,通常并沒有像BIOS那樣的固件程序,因此整個系統(tǒng)的加載啟動任務(wù)就完全由Bootloader來完成。Bootloader是底層硬件和上層應(yīng)用軟件之間的一個中間件軟件。它創(chuàng)建內(nèi)核需要的一些信息并將這些信息通過相關(guān)
          • 關(guān)鍵字: 0611_A  SoC  uCOS-II  工業(yè)控制  龍芯  嵌入式系統(tǒng)  引導(dǎo)程序  雜志_設(shè)計天地  SoC  ASIC  工業(yè)控制  

          Altera推出了Quartus® II 6.1軟件

          • Altera Quartus II 6.1軟件在65nm FPGA上實現(xiàn)了優(yōu)異的性能和效能 支持 Stratix III器件——業(yè)界功耗最低的高性能FPGA Altera公司(NASDAQ:ALTR)今天推出了Quartus® II 6.1軟件,幫助設(shè)計人員實現(xiàn)優(yōu)異的性能和效能。該版本對PowerPlay功耗優(yōu)化工具進(jìn)行了改進(jìn),與Altera® Stratix® III F
          • 關(guān)鍵字: 6.1  Altera  II  Quartus®    單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  

          Altera新150美金Cyclone II啟動套件

          • 支持快速簡單的 低成本FPGA設(shè)計 Altera公司(NASDAQ: ALTR)推出新的低成本Cyclone® II FPGA啟動套件,進(jìn)一步簡化了FPGA設(shè)計。這一新套件含有業(yè)界成本最低的Cyclone II FPGA系列,在價格上面向廣大的FPGA用戶,包括以前沒有FPGA經(jīng)驗的設(shè)計人員。其價格僅為150美金,為設(shè)計工程師提供豐富的硬件和軟件資源,幫助他們開發(fā)對成本敏感的批量FPGA系統(tǒng)。 這一完整套件以簡單經(jīng)濟(jì)的方式推出FPGA,是對FPGA
          • 關(guān)鍵字: Altera  Cyclone  II  單片機(jī)  啟動套件  嵌入式系統(tǒng)  

          東芝新V30T gigabeat數(shù)字音頻播放器

          •  Altera公司宣布,東芝公司在其最新的gigabeat®便攜式媒體播放器中選用了MAX® II CPLD系列的無鉛型號。Altera® MAX II器件幫助東芝設(shè)計人員將開發(fā)時間縮短了幾個月,并及時推出gigabeat V30T,使其成為首款支持日本單波段(one-segment)電視和無線廣播服務(wù)的便攜式數(shù)字音頻/視頻播放器。    東芝公司數(shù)字媒體網(wǎng)絡(luò)子公司移動娛樂產(chǎn)品部開發(fā)和設(shè)計科首席專家Masatoshi&nb
          • 關(guān)鍵字: Altera  CPLD  gigabeat  II  MAX  V30T  東芝  數(shù)字音頻播放器  消費(fèi)電子  消費(fèi)電子  
          共460條 29/31 |‹ « 22 23 24 25 26 27 28 29 30 31 »

          quartus ii介紹

          Quartus II 是Altera公司的綜合性PLD開發(fā)軟件,支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。   Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl腳本完成設(shè)計流程外, [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();