<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          萊迪思將參展中國安博會展出安防和監(jiān)控解決方案

          • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)日前宣布將參展于12月3日至6日在中國北京舉辦的中國國際社會公共安全產(chǎn)品博覽會(China Security Expo),屆時(shí)將展出幾款新的基于FPGA的攝像機(jī)設(shè)計(jì)。即將展出的這幾款攝像機(jī)解決方案是與萊迪思合作伙伴組織共同開發(fā)。萊迪思的展臺位于展館E1的Y13-14。
          • 關(guān)鍵字: 萊迪思  FPGA  傳感器  

          Altera宣布業(yè)界首款支持FPGA的OpenCL工具

          • Altera公司(Nasdaq: ALTR) 日前宣布,提供FPGA業(yè)界的第一款用于OpenCL? 的軟件開發(fā)套件(SDK) (開放計(jì)算語言) 的軟件開發(fā)套件,它結(jié)合了FPGA強(qiáng)大的并行體系結(jié)構(gòu)以及OpenCL并行編程模型。利用這一SDK,熟悉C語言的系統(tǒng)開發(fā)人員和編程人員能夠迅速方便的在高級語言環(huán)境中開發(fā)高性能、高功效、基于FPGA的應(yīng)用。
          • 關(guān)鍵字: Altera  FPGA  OpenCL  

          UHF RFID讀寫器編解碼模塊的FPGA實(shí)現(xiàn)

          • 本文首先對EPC C1G2協(xié)議中的相關(guān)內(nèi)容作了簡要介紹,對編解碼系統(tǒng)的架構(gòu)以及各個(gè)組成模塊的FPGA實(shí)現(xiàn)作了重點(diǎn)說明,最后給出了Modelsim軟件仿真結(jié)果,以及在讀寫器工作時(shí)使用Signaltap邏輯分析儀抓取的數(shù)據(jù)。
          • 關(guān)鍵字: FPGA  UHF RFID  EPC C1G2協(xié)議  編解碼  FM0  miller碼  

          數(shù)字RF調(diào)制器為有線網(wǎng)絡(luò)融合接入平臺提供高效方案

          • 隨著視頻和數(shù)據(jù)傳輸業(yè)務(wù)對電纜帶寬需求的提高,下行數(shù)據(jù)速率正在以30%~40%的速率逐年提高。此外,消費(fèi)者也希望以相同的數(shù)據(jù)速率使用家中不斷增加的互聯(lián)裝置。從長期目標(biāo)來看,當(dāng)前采用的模擬下行調(diào)制解調(diào)器很難滿足成
          • 關(guān)鍵字: 平臺  提供  高效  方案  接入  融合  RF  調(diào)制器  有線  網(wǎng)絡(luò)  

          解決SoC FPGA設(shè)計(jì)難題

          • 主要FPGA供應(yīng)商已經(jīng)開始銷售集成了硬核處理器內(nèi)核的低成本FPGA器件,SoC類FPGA器件最終會成為主流。為能夠充分發(fā)揮所有重要FPGA的靈活性,這些器件提供了FPGA設(shè)計(jì)人員和軟件工程師還不熟悉的新特性。設(shè)計(jì)人員需要考慮
          • 關(guān)鍵字: FPGA  SoC    

          基于FPGA的一種高速圖形幀存設(shè)計(jì)

          • 幀存是圖形處理器與顯示設(shè)備之間的數(shù)據(jù)通道,所有要顯示的圖形數(shù)據(jù)首先是存放在幀存之中,然后才送出去顯示的,因此幀存的設(shè)計(jì)是圖形顯示系統(tǒng)設(shè)計(jì)的一個(gè)關(guān)鍵。傳統(tǒng)上,可以用來設(shè)計(jì)幀存的存儲器件有多種,如DRAM、VR
          • 關(guān)鍵字: FPGA      

          FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機(jī)勵(lì)磁控制系統(tǒng)

          • FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機(jī)勵(lì)磁控制系統(tǒng) 1系統(tǒng)簡介3/3相雙繞組感應(yīng)發(fā)電機(jī)帶有兩個(gè)繞組:勵(lì)磁補(bǔ)償繞組和功率繞組,如圖1所示。勵(lì)磁補(bǔ)償繞組上接一個(gè)電力電子變換裝置,用來提供感應(yīng)發(fā)電機(jī)需要的無功功率,使功率繞
          • 關(guān)鍵字: FPGA  雙繞組  感應(yīng)發(fā)電機(jī)  勵(lì)磁控制    

          基于FPGA的幀同步提取方法的研究

          • 在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個(gè)簡單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場可編程門
          • 關(guān)鍵字: FPGA  幀同步  法的研究    

          免費(fèi)的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制(圖)

          •   同步數(shù)字系統(tǒng)中的時(shí)鐘信號(如遠(yuǎn)程通信中使用的)為系統(tǒng)中的數(shù)據(jù)傳送定義了時(shí)間基準(zhǔn)。一個(gè)時(shí)鐘分配網(wǎng)絡(luò)由多個(gè)時(shí)鐘信號組成,由一個(gè)點(diǎn)將所有信號分配給需要時(shí)鐘信號的所有組件。因?yàn)闀r(shí)鐘信號執(zhí)行關(guān)鍵的系統(tǒng)功能,很顯然應(yīng)給予更多的關(guān)注,不僅在時(shí)鐘的特性(即偏移和抖動)方面,還有那些組成時(shí)鐘分配網(wǎng)絡(luò)的組件。   FPGA開發(fā)團(tuán)隊(duì)不斷面臨過于繁瑣、復(fù)雜的時(shí)鐘網(wǎng)絡(luò)的挑戰(zhàn)。各種因素,包括不斷增加的I/O需求、降低成本的要求和減少印刷電路板設(shè)計(jì)更改的需要,迫使設(shè)計(jì)人員重新審視時(shí)鐘網(wǎng)絡(luò)。本文將探討FPGA時(shí)鐘分配控制方面的挑戰(zhàn)
          • 關(guān)鍵字: FPGA  時(shí)鐘  

          基于FPGA的時(shí)鐘頻率同步設(shè)計(jì)與應(yīng)用

          •   網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將造成30 μm的運(yùn)動誤差。高速加工中心中加工速度為120 m/min時(shí),伺服電機(jī)之間1μs的時(shí)間同步誤差,將造成2 μm的加工誤差,影響了加工精度的提高。   分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問題,造成了時(shí)間運(yùn)行的誤差。時(shí)
          • 關(guān)鍵字: FPGA  時(shí)鐘頻率  

          第二代串行 RapidIO 和低成本、低功耗的 FPGA(圖)

          •   隨著諸如無線、有線和醫(yī)療/圖像處理應(yīng)用的帶寬需求不斷提高,設(shè)計(jì)師們必須依賴必要的工具集來獲得其所需的實(shí)時(shí)信號處理功能。在無線領(lǐng)域,例如現(xiàn)有的3G 網(wǎng)絡(luò)覆蓋,如HSPA+和EV-DO(即3G+)以及現(xiàn)在新興的4G部署,主要的關(guān)注焦點(diǎn)在于數(shù)據(jù)吞吐量和回傳的要求。它們要能夠支持迅速增長的用戶群,以及使用這些技術(shù)實(shí)現(xiàn)的無數(shù)視頻和數(shù)據(jù)應(yīng)用。因此就需要高速處理能力,以及同樣重要的高度可靠、高吞吐量和低延遲的接口協(xié)議,來支持這些應(yīng)用中所必需的各種DSP(DSP farm)、協(xié)同處理和橋接應(yīng)用的需要。并且與大多數(shù)系統(tǒng)
          • 關(guān)鍵字: FPGA  RapidIO  

          FPGA在TD-SCDMA通用開發(fā)平臺中的應(yīng)用

          •    摘要:隨著FPGA容量、功能以及可靠性的不斷提高,采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式。在以DSP為主處理器,F(xiàn)PGA為協(xié)處理器,基于“軟件無線電”技術(shù)的TD-SCDMA通用開發(fā)平臺中,成功地采用FPGA完成一系列數(shù)據(jù)量大、重復(fù)性強(qiáng)、速度要求高的數(shù)字信號處理運(yùn)算和相關(guān)數(shù)據(jù)接口。在這種平臺中采用不同的軟件,便可以對TD-SCDMA協(xié)議棧軟件、物理層軟件、手機(jī)芯片和移動終端等相關(guān)產(chǎn)品進(jìn)行測試驗(yàn)證,具有很好的市場前景。   隨著微電子技術(shù)的飛速
          • 關(guān)鍵字: FPGA  TD-SCDMA  

          FPGA在軟件無線電中的應(yīng)用

          •   介紹   軟件無線電(SDR)是具有可重配置硬件平臺的無線設(shè)備,可以跨多種通信標(biāo)準(zhǔn)。因?yàn)榫哂懈偷某杀?、更大的靈活性和更高的性能,軟件無線電已迅速成為軍事、公共安全和商用無線領(lǐng)域的事實(shí)標(biāo)準(zhǔn)。SDR成為商用流行的主要原因之一是它能夠?qū)Χ喾N波形進(jìn)行基帶處理和數(shù)字中頻(IF)處理。IF處理將數(shù)字信號處理的領(lǐng)域從基帶擴(kuò)展到RF。支持基帶和中頻處理的能力增加了系統(tǒng)靈活性,同時(shí)減小了制造成本。   基帶處理   --- 無線標(biāo)準(zhǔn)不斷地發(fā)展,通過先進(jìn)的基帶處理技術(shù)如自適應(yīng)調(diào)制編碼、空時(shí)編碼(STC)、波束賦形
          • 關(guān)鍵字: FPGA  無線電  

          FPGA在洗片機(jī)控制系統(tǒng)中的應(yīng)用

          •    洗片機(jī)作為一種用于X射線透射膠片和CT膠片的顯影、定影、清洗和烘干的儀器,在當(dāng)今各行業(yè)都有著廣泛的應(yīng)用。傳統(tǒng)的洗片機(jī)由于自動化程度不高,所以對操作人員有嚴(yán)格的技術(shù)要求,藥液日積月累也會對人體造成一定的傷害,并且社會的發(fā)展也對洗片機(jī)的精度提出了越來越高的要求,所以新型的高自動化,高精度的洗片機(jī)日益成為研究的重點(diǎn)。本文重點(diǎn)介紹了FPGA在這樣一種新型洗片機(jī)控制系統(tǒng)中的應(yīng)用。   洗片機(jī)工作原理及實(shí)現(xiàn)方案   洗片過程主要由顯影、定影、沖洗和烘干四部分組成。膠片先后經(jīng)由滾軸傳送至顯影及定影箱
          • 關(guān)鍵字: FPGA  洗片機(jī)  

          使用FPGA的高動態(tài)范圍圖像信號處理

          •    視頻圖像信號處理(ISP)從模擬信號時(shí)代發(fā)展而來,已經(jīng)經(jīng)歷了很長一段時(shí)期。今天,數(shù)字信號處理實(shí)現(xiàn)了可以在位級進(jìn)行圖像數(shù)據(jù)處理,為圖像質(zhì)量提供了前所未有的控制。數(shù)字信號處理顯然不等同于數(shù)字信號處理器或DSP。雖然DSP已經(jīng)被廣泛用于視頻圖像信號處理的數(shù)字領(lǐng)域,ISP可以由各種處理器件實(shí)現(xiàn),如DSP、ASIC、ASSP和越來越多的現(xiàn)場可編程門陣列,即FPGA。   為什么使用FPGA?   有幾個(gè)原因推動了FPGA的日益普及。這些原因中的兩個(gè)反映了安防攝像機(jī)的最新趨勢,大大增加了需要處理的
          • 關(guān)鍵字: FPGA  圖像信號  
          共7012條 213/468 |‹ « 211 212 213 214 215 216 217 218 219 220 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();