<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          CAST和Achronix使用無損壓縮IP支持從數(shù)據(jù)中心到邊緣的數(shù)據(jù)處理

          •   基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件及嵌入式FPGA(eFPGA)領(lǐng)域內(nèi)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司(Achronix Semiconductor Corporation)日前宣布:與專注于為電子系統(tǒng)設(shè)計人員提供半導(dǎo)體IP的半導(dǎo)體知識產(chǎn)權(quán)公司CAST Incorporated達(dá)成合作;CAST的高性能無損壓縮IP已經(jīng)被植入,以支持Achronix 的FPGA產(chǎn)品組合,用來完成數(shù)據(jù)中心和移動邊緣間數(shù)據(jù)傳輸?shù)母咝幚?。  CAST為Deflate
          • 關(guān)鍵字: CAST  FPGA  

          FPGA學(xué)習(xí):PLL分頻計數(shù)的LED閃爍實例

          •   如圖8.17所示,本實例將用到FPGA內(nèi)部的PLL資源,輸入FPGA引腳上的25MHz時鐘,配置PLL使其輸出4路分別為12.5MHz、25MHz、50MHz和100MHz的時鐘信號,這4路時鐘信號又分別驅(qū)動4個不同位寬的計數(shù)器不停的計數(shù)工作,這些計數(shù)器的最高位最終輸出用于控制4個不同的LED亮滅。由于這4個時鐘頻率都有一定的倍數(shù)關(guān)系,所以我們也很容易通過調(diào)整合理的計數(shù)器位寬,達(dá)到4個LED閃爍一致的控制?! ?nbsp;     cy4.v模塊代碼解析  先來看cy4.v模塊的
          • 關(guān)鍵字: FPGA  PLL  

          “FPGA加速”正進(jìn)入數(shù)據(jù)中心的主流應(yīng)用

          •   “英特爾現(xiàn)在的定位是以數(shù)據(jù)為中心的企業(yè),而過去是PC平臺。”英特爾可編程解決方案事業(yè)部亞太區(qū)市場拓展經(jīng)理劉斌先生稱。他是在近日舉行的“英特爾可編程解決方案新聞發(fā)布會”上說此番話的。   此次發(fā)布會主要介紹了三個內(nèi)容:   *采用英特爾PAC(可編程加速卡)的戴爾服務(wù)器現(xiàn)已大量上市;此外,富士通也在支持重點(diǎn)客戶使用。   *通過免費(fèi)的PAC加速堆棧,可在常見軟件開發(fā)環(huán)境中提供通用硬件加速性能。   *兩個應(yīng)用案例:面向財務(wù)風(fēng)險分析和數(shù)據(jù)庫加速的
          • 關(guān)鍵字: FPGA  英特爾  

          加速云基于FPGA的加速解決方案搞定高算力AI應(yīng)用場景

          • 人工智能(AI)和大數(shù)據(jù)的不斷發(fā)展帶來對超高計算力的需求,使得相應(yīng)硬件組成和算法架構(gòu)也在不斷創(chuàng)新中尋求突破,以達(dá)到新應(yīng)用所需的計算能力。
          • 關(guān)鍵字: FPGA,加速,AI,大數(shù)據(jù)  

          Arm/FPGA聯(lián)手發(fā)威 研華生產(chǎn)線大步邁入AI時代

          •   人工智能(Artificial Intelligence, AI)無疑是近一兩年來科技產(chǎn)業(yè)內(nèi)最熱門的話題,除了科技業(yè)巨頭無不大力投入之外,金融等服務(wù)業(yè)者對導(dǎo)入人工智能,也展現(xiàn)出強(qiáng)烈興趣。制造業(yè)對AI技術(shù)的關(guān)注,也不在話下,并且在相關(guān)關(guān)鍵技術(shù)逐漸到位的情況下,已開始有實際導(dǎo)入動作。  倡導(dǎo)智能制造不遺余力的研華科技,除了為各行各業(yè)提供對應(yīng)的先進(jìn)解決方案外,在自家生產(chǎn)在線也開始逐步導(dǎo)入人工智能要素。比如機(jī)臺設(shè)備的狀態(tài)偵測/診斷、原物料/能源的使用狀況,乃至產(chǎn)品的品管流程等,均已逐步導(dǎo)入
          • 關(guān)鍵字: Arm  FPGA  

          英特爾? FPGA 加速人工智能發(fā)展,助力深度學(xué)習(xí)應(yīng)用于微軟必應(yīng)智能搜索

          •   人工智能 (AI) 正在革新各行各業(yè),改變數(shù)據(jù)的管理和解釋方式,而且將幫助人們和企業(yè)更快地解決實際難題?! 〗裉斓?nbsp;微軟必應(yīng)智能搜索(Intelligent Search)*新聞?wù)故玖擞⑻貭? FPGA(現(xiàn)場可編程門陣列)技術(shù)正如何有效支持全球最先進(jìn)的一些人工智能平臺。借助實時人工智能,必應(yīng) (Bing)搜索引擎不僅能夠提供標(biāo)準(zhǔn)搜索結(jié)果,還能滿足用戶的更多需求,幫助其快速了解所需知識和信息。必應(yīng)智能搜索將提供答案而非網(wǎng)頁,支持系統(tǒng)理解詞語和詞
          • 關(guān)鍵字: 英特爾  FPGA  

          怎樣加速“深度學(xué)習(xí)”?GPU、FPGA還是專用芯片?

          •   計算機(jī)發(fā)展到今天,已經(jīng)大大改變了我們的生活,我們已經(jīng)進(jìn)入了智能化的時代。但要是想實現(xiàn)影視作品中那樣充分互動的人工智能與人機(jī)互動系統(tǒng),就不得不提到深度學(xué)習(xí)?! ∩疃葘W(xué)習(xí)  深度學(xué)習(xí)的概念源于人工神經(jīng)網(wǎng)絡(luò)的研究。含多隱層的多層感知器就是一種深度學(xué)習(xí)結(jié)構(gòu)。深度學(xué)習(xí)通過組合低層特征形成更加抽象的高層表示屬性類別或特征,以發(fā)現(xiàn)數(shù)據(jù)的分布式特征表示?! ∩疃葘W(xué)習(xí)的概念由Hinton等人于2006年提出?;谏钚哦染W(wǎng)(DBN)提出非監(jiān)督貪心逐層訓(xùn)練算法,為解決深層結(jié)構(gòu)相關(guān)的優(yōu)化難題帶來希望,隨后提出多層自動編碼器深
          • 關(guān)鍵字: GPU  FPGA  

          CPU主頻比FPGA快,但為啥FPGA才可以加速?

          •   CPU的主頻高達(dá)幾個GHz,F(xiàn)PGA的速率往往在幾百兆。但是,往往我們會說FPGA會給CPU進(jìn)行加速。  雖然CPU主頻很高,但其是通用處理器,做某個特定運(yùn)算(如信號處理,圖像處理)可能需要很多個時鐘周期;而FPGA可以通過編程重組電路,直接生成專用電路,加上電路并行性,可能做這個特定運(yùn)算只需要一個時鐘周期?! 〖僭O(shè)我們用FPGA完整的實現(xiàn)了CPU,然后再跑軟件的話,的確比CPU慢。問題是FPGA不會那么干,它會直指問題本質(zhì),解決問題?! ?nbsp;    即使我們用FPGA實現(xiàn)一個CP
          • 關(guān)鍵字: FPGA  CPU  

          聽大神聊FPGA設(shè)計:豁然開朗

          •   FPGA是可編程芯片,因此FPGA的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括FPGA芯片電路、存儲器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。硬件設(shè)計是基礎(chǔ),但其方法比較固定,本書將在第4節(jié)對其進(jìn)行詳細(xì)介紹,本節(jié)主要介紹軟件的設(shè)計方法?! ∧壳拔㈦娮蛹夹g(shù)已經(jīng)發(fā)展到SOC階段,即集成系統(tǒng)(Integrated System)階段,相對于集成電路(IC)的設(shè)計思想有著革命性的變化。SOC是一個復(fù)雜的系統(tǒng),它將一個完整產(chǎn)品的功能集成在一個芯片上,包
          • 關(guān)鍵字: FPGA  

          “老司機(jī)”:我不推薦因找工作而學(xué)習(xí)FPGA

          •   最近的幾篇論文都改好投出去了,希望后面有好的結(jié)果。暫時也就有點(diǎn)閑暇時間空出來了,好久沒有寫技術(shù)文章來總結(jié)提煉一下了,今天難得就寫一點(diǎn)?! ∶磕甑搅苏夜ぷ鞯臅r節(jié),總會有很多迷茫的小本甚至是小碩在到處訊問說:我是不是應(yīng)該去參加個培訓(xùn)班,去學(xué)一門什么什么技術(shù)。然后學(xué)哪個比較好找工作一點(diǎn),學(xué)哪個收入會高一點(diǎn)等等。每當(dāng)這個時候就有很多抱著就業(yè)目的的人來問到底學(xué)什么技術(shù)好啊,哪個技術(shù)有前途啊,等等?! ∫话阍谶@個時候,我是不推薦這幫人去學(xué)習(xí)FPGA的。當(dāng)然,并不是FPGA技術(shù)不好,也不是學(xué)FPGA技術(shù)沒有前途,而
          • 關(guān)鍵字: FPGA  SoC  

          高云半導(dǎo)體推出FPGA離線燒錄器及數(shù)據(jù)流文件加密工具

          •   中國濟(jì)南,2018年3月19日訊,山東高云半導(dǎo)體科技有限公司(以下簡稱“高云半導(dǎo)體”)今日宣布推出高云 FPGA四路并行離線燒錄器(以下簡稱“離線燒錄器”),支持高云半導(dǎo)體小蜜蜂家族GW1N(R)系列芯片數(shù)據(jù)流文件的離線燒錄。  圖一 離線燒錄器外觀圖  離線燒錄器(圖一)是指在脫離PC環(huán)境下對GW1N(R)芯片進(jìn)行數(shù)據(jù)燒錄的設(shè)備,具備速度快、數(shù)據(jù)保密、便攜穩(wěn)定、多路燒錄等特點(diǎn),適用于工廠大批量、快速量產(chǎn),并方便檢修人員外出攜帶;相比傳統(tǒng)的PC終端,離線燒錄器優(yōu)勢顯著?! ∑湟唬x
          • 關(guān)鍵字: 高云  FPGA  

          深度觀察,賽靈思新任全球總裁的三把火

          • 2018年一月,賽靈思迎來了第四任總裁Victor Peng。Victor Peng此前擔(dān)任賽靈思COO(首席運(yùn)營官),負(fù)責(zé)賽靈思公司全球銷售、產(chǎn)品和垂直市場、產(chǎn)品的開發(fā)以及全球運(yùn)營和質(zhì)量工作。在此之前,他曾任賽靈思產(chǎn)品執(zhí)行副總裁兼總經(jīng)理,負(fù)責(zé)公司產(chǎn)品組合與差異性技術(shù)的定義、開發(fā)以及產(chǎn)品市場營銷,實現(xiàn)了連續(xù)三代核心產(chǎn)品的領(lǐng)先地位,于2017年10月成為董事會成員之一。
          • 關(guān)鍵字: Xilinx  FPGA  ACAP  

          Xilinx CEO 描繪公司新愿景與戰(zhàn)略藍(lán)圖

          •   自適應(yīng)和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.)總裁兼首席執(zhí)行官(CEO)Victor?Peng?,今天揭示了公司的未來愿景與戰(zhàn)略藍(lán)圖。Peng?的愿景旨在為賽靈思帶來新發(fā)展、新技術(shù)和新方向,打造“自適應(yīng)計算加速平臺”。在該世界中,賽靈思將超越?FPGA?的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺產(chǎn)品系列,為用戶從端點(diǎn)到邊緣再到云端多種不同技術(shù)的快速創(chuàng)新提供支持?! D一?賽靈思CEO?Victor
          • 關(guān)鍵字: Xilinx  FPGA   

          淺談:RF電路設(shè)計

          •   做了多年的RF研發(fā)工作,在潤欣科技從事RF芯片的支持工作也有7年之久,對于RF電路的設(shè)計經(jīng)驗,在這里和大家一起分享一下,希望以下淺談的內(nèi)容對做RF設(shè)計工作的工程師會有一點(diǎn)幫助,我們閑話少說,直接進(jìn)入正題。   EVB板的參考設(shè)計讓我們事半功倍   當(dāng)我們設(shè)計上接觸一個全新的RF芯片,要求我們能夠快速的了解這顆芯片RF部分電路的性能指標(biāo)及對外圍器件的要求,還要快速的做好這部分的設(shè)計工作時,我們最首要需做的就是仔細(xì)閱讀并理解芯片規(guī)格書和參考板的設(shè)計及注意事項,這對于我們第一版設(shè)計的成敗起到很關(guān)鍵的作用
          • 關(guān)鍵字: RF  EVB  

          “老司機(jī)”十年FPGA從業(yè)經(jīng)驗總結(jié)

          •   大學(xué)時代第一次接觸FPGA至今已有10多年的時間,至今記得當(dāng)初第一次在EDA實驗平臺上完成數(shù)字秒表、搶答器、密碼鎖等實驗時那個興奮勁。當(dāng)時由于沒有接觸到HDL硬件描述語言,設(shè)計都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來的。   后來讀研究生,工作陸陸續(xù)續(xù)也用過Quartus II、FoundaTIon、ISE、Libero,并且學(xué)習(xí)了verilogHDL語言,學(xué)習(xí)的過程中也慢慢體會到verilog的妙用,原來一小段語言就能完成復(fù)雜的原理圖設(shè)計,而且語言的移植性可操作性比原理圖
          • 關(guān)鍵字: FPGA  Verilog  
          共7012條 42/468 |‹ « 40 41 42 43 44 45 46 47 48 49 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();