<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> rf-fpga

          富士通與捷智為90nm和65nm RF CMOS代工客戶提供全套解決方案

          •   富士通微電子(上海)有限公司近日宣布,富士通株式會(huì)社、富士通微電子美國(guó)公司(FMA)以及捷智技術(shù)公司的全資子公司捷智半導(dǎo)體公司(Jazz)將合作生產(chǎn)用于RF CMOS設(shè)備的片上系統(tǒng)(SoC)產(chǎn)品。根據(jù)各方簽署的協(xié)議備忘錄,此次合作旨在使捷智公司一流的RF及混合信號(hào)專業(yè)技術(shù)與富士通處于領(lǐng)先地位的90nm 及65nm生產(chǎn)技術(shù)相結(jié)合,使兩家公司能夠?yàn)镾oC客戶提供高性能的客戶自有工具(COT)代工服務(wù)。此次聯(lián)合將使富士通能夠利用其自身先進(jìn)的90nm 及65nm低漏電LSI生產(chǎn)工藝,提供給捷智高精度的RF模型
          • 關(guān)鍵字: 65nm  90nm  CMOS  RF  代工  富士通  捷智  

          功率分配系統(tǒng)(PDS)設(shè)計(jì):利用旁路電容/去耦電容(一)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  PDS  VCC  RLC  ESR  

          基于現(xiàn)場(chǎng)可編程門陣列(FPGA)技術(shù)的射頻讀卡器設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: XPS  FPGA  DAC  Xilinx  GSRD  RFID  CPLD  ASK  CRC  UID  

          什么是FPGA?

          • 什么是可編程邏輯? 在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲(chǔ)器、微處理器和邏輯器件。存儲(chǔ)器用來(lái)存儲(chǔ)隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫(kù)的內(nèi)容。微處理器執(zhí)行軟件指令來(lái)完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號(hào)處理、數(shù)據(jù)顯示、定時(shí)和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。  固定邏輯與可編程邏輯 邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
          • 關(guān)鍵字: FPGA  FPGA專題  

          Zarlink上市RF收發(fā)器SoC面向人體醫(yī)療器件

          • 加拿大卓聯(lián)半導(dǎo)體(ZarlinkSemiconductorLimited)上市了面向植入人體的醫(yī)療器件的RF收發(fā)器SoC(系統(tǒng)芯片)“ZL70101”。主要用于心臟起搏器、心臟除顫器、藥泵和生理監(jiān)測(cè)儀。配備最高數(shù)據(jù)處理速度為800kbit/秒的MAC(MediaAccessController)。利用MICS(MedicalImplantCommunicationService)使用的402~405MHz頻帶工作。  新產(chǎn)品配備有“wake-up”信號(hào)接收器,將睡眠模式下的消耗電流控制
          • 關(guān)鍵字: RF  Zarlink  收發(fā)器  SoC  ASIC  醫(yī)療電子芯片  

          基于FPGA的RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn)

          • 基于FPGA和電子設(shè)計(jì)自動(dòng)化技術(shù),采用模塊化設(shè)計(jì)的方法和VHDL語(yǔ)言,設(shè)計(jì)一個(gè)基于FPGA的RISC微處理器。
          • 關(guān)鍵字: FPGA  RISC  微處理器    

          基于FPGA的微處理器內(nèi)核設(shè)計(jì)與實(shí)現(xiàn)

          • 與傳統(tǒng)投片實(shí)現(xiàn)ASIC相比,F(xiàn)PGA具有實(shí)現(xiàn)速度快、風(fēng)險(xiǎn)小、可編程、可隨時(shí)更改升級(jí)等一系列優(yōu)點(diǎn),因而得到了越米越廣泛的應(yīng)用。MCS-51應(yīng)用時(shí)間長(zhǎng)、范圍廣,相關(guān)的軟硬件資源豐富,因而往往在FPGA應(yīng)用中嵌人MCS-51內(nèi)核作為微控制器。但是傳統(tǒng)MCS-51的指令效率太低,每個(gè)機(jī)器周期高達(dá)12時(shí)鐘周期,因此必須對(duì)內(nèi)核加以改進(jìn),提高指令執(zhí)行速度和效率,才能更好地滿足FPGA的應(yīng)用。 通過(guò)對(duì)傳統(tǒng)MCS-51單片機(jī)指令時(shí)序和體系結(jié)構(gòu)的分析,使用VHDL語(yǔ)言采用自頂向下的設(shè)計(jì)方法重新設(shè)計(jì)了一個(gè)高效的微控制器內(nèi)核
          • 關(guān)鍵字: FPGA  單片機(jī)  內(nèi)核設(shè)計(jì)  嵌入式系統(tǒng)  微處理器  

          采用軟處理器IP規(guī)避器件過(guò)時(shí)的挑戰(zhàn)

          • 在向一個(gè)嵌入式產(chǎn)品設(shè)計(jì)做出幾年的財(cái)力和物力投資之后,你最不愿意聽到的消息就是你所采用的器件已經(jīng)“生命終止”。在分立的嵌入式處理中,陳舊過(guò)時(shí)意味著你必須為你的下一個(gè)設(shè)計(jì)轉(zhuǎn)向采用另外一種處理器,并且完全可能要重新設(shè)計(jì)你想在市場(chǎng)中保持的現(xiàn)有產(chǎn)品。即使是半導(dǎo)體行業(yè)中的巨頭,也并不是總能夠?yàn)樗蓄愋偷膽?yīng)用找到利用個(gè)別分立解決方案的途徑。許多最終產(chǎn)品無(wú)法證明采用特定的分立器件是恰當(dāng)?shù)模虼?,隨著時(shí)間的推移,甚至長(zhǎng)期供應(yīng)商也會(huì)在不合適的時(shí)間停止為他們的客戶提供器件支持。 英特爾公司最近宣布他們將退出嵌入式市場(chǎng)。在1
          • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  軟處理器  通訊  網(wǎng)絡(luò)  無(wú)線  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實(shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          FPGA與DSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

          • 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來(lái)越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點(diǎn)處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應(yīng)用于復(fù)雜的信號(hào)處理領(lǐng)域。同時(shí)在這類實(shí)時(shí)處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實(shí)時(shí)通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈路
          • 關(guān)鍵字: DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  通信接口  

          面向FPGA的ESL工具

          • 邏輯設(shè)計(jì)領(lǐng)域正在發(fā)生根本變化。新一代設(shè)計(jì)工具幫助軟件開發(fā)者將其算法表達(dá)直接轉(zhuǎn)換成硬件,而無(wú)需學(xué)習(xí)傳統(tǒng)的硬件設(shè)計(jì)技術(shù)。 這些工具及相關(guān)設(shè)計(jì)方法學(xué)一起被歸類為電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì),廣泛地指從比目前主流的寄存器傳輸級(jí) (RTL) 更高的抽象級(jí)別上開始的系統(tǒng)設(shè)計(jì)與驗(yàn)證方法學(xué)。與硬件語(yǔ)言如 Verilog 和 VHDL比起來(lái),ESL 設(shè)計(jì)語(yǔ)言在語(yǔ)法和語(yǔ)義上與流行的 ANSI C 比較接近。 ESL 與 FPGA 有何關(guān)系? ESL 工具已經(jīng)存在了一段時(shí)間,而許多人覺(jué)得這些工具主要專注于 ASIC 設(shè)計(jì)
          • 關(guān)鍵字: ESL  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          賽靈思宣布SPARTAN-3A I/O優(yōu)化FPGA全線產(chǎn)品實(shí)現(xiàn)量產(chǎn)

          •   賽靈思公司(Xilinx, Inc. )今天宣布90nm I/O優(yōu)化的Spartan™-3A平臺(tái)全線產(chǎn)品實(shí)現(xiàn)量產(chǎn)。這些產(chǎn)品包括Spartan-3A平臺(tái)的全部五款器件:XC3S50A、XC3S200A、XC3S400A、XC3S700A和XC3S1400A。   隨著產(chǎn)品架構(gòu)的不斷演進(jìn)和成本的迅速降低,賽靈思Spartan系列FPGA自從1998年推出以來(lái),應(yīng)用范圍不斷擴(kuò)展,目前已經(jīng)成為全球消費(fèi)電子和汽車應(yīng)用設(shè)計(jì)人員的首選器件平臺(tái)。其主要應(yīng)用包括數(shù)字顯示、手機(jī)、PDA、汽車后座娛樂(lè)系統(tǒng)和
          • 關(guān)鍵字: FPGA  SPARTAN-3A  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          采用靈活的汽車FPGA來(lái)提高片上系統(tǒng)級(jí)集成和降低物料成本

          • 汽車制造商們堅(jiān)持不懈地改進(jìn)車內(nèi)舒適性、安全性、便利性、工作效能和娛樂(lè)性,反過(guò)來(lái),這些努力又推動(dòng)了各種車內(nèi)數(shù)字技術(shù)的應(yīng)用。然而,汽車業(yè)較長(zhǎng)的開發(fā)周期卻很難跟上最新技術(shù)的發(fā)展,尤其是一直處于不斷變化中的車內(nèi)聯(lián)網(wǎng)規(guī)范,以及那些來(lái)自消費(fèi)市場(chǎng)的快速興起和消失的技術(shù),從而造成了較高的工程設(shè)計(jì)成本和大量過(guò)時(shí)。向這些組合因素中增加低成本目標(biāo)、擴(kuò)展溫度范圍、高可靠性與質(zhì)量目標(biāo)和有限的物理板空間,以及汽車設(shè)計(jì)中存在的挑戰(zhàn),最多使人進(jìn)一步感到沮喪??删幊踢壿嬈骷?nbsp;(PLD),如現(xiàn)場(chǎng)可編程門陣列 (FPGA)
          • 關(guān)鍵字: CPLD  FPGA  單片機(jī)  汽車電子  嵌入式系統(tǒng)  汽車電子  

          Actel推出業(yè)界最低功耗的FPGA系列——IGLOO

          •   Actel 公司宣布推出業(yè)界最低功耗的現(xiàn)場(chǎng)可編程門陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競(jìng)爭(zhēng)產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長(zhǎng)便攜式應(yīng)用的電池壽命達(dá)5倍,因而奠定了低功耗的新標(biāo)準(zhǔn)。   由于便攜式產(chǎn)品的生命周期短及市場(chǎng)競(jìng)爭(zhēng)激烈,設(shè)計(jì)人員必需不斷增加新的功能和復(fù)雜性,但卻不能耗用更多的電池能量。這個(gè)需求使到可重編程及全功能的Actel IGLOO 方案別具吸引力,足以取代ASIC和 C
          • 關(guān)鍵字: Actel  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          基于 FPGA 的 MPEG-4 編解碼器

          • 您是否曾想在您的FPGA設(shè)計(jì)中使用先進(jìn)的視頻壓縮技術(shù),卻發(fā)現(xiàn)實(shí)現(xiàn)起來(lái)太過(guò)復(fù)雜?現(xiàn)在您無(wú)需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。 視頻和多媒體系統(tǒng)正變得日益復(fù)雜,因此能否獲得適用于您的系統(tǒng)的低成本的可靠 IP 核對(duì)您的產(chǎn)品上市極為關(guān)鍵。特別是,視頻壓縮算法與標(biāo)準(zhǔn)已變成極為復(fù)雜的電路,需要花費(fèi)很長(zhǎng)時(shí)間來(lái)設(shè)計(jì),并且常常成為系統(tǒng)測(cè)試和發(fā)貨的瓶頸。這些 MPEG-4 簡(jiǎn)易 (simple profile) 編碼器/解碼器核也許正好
          • 關(guān)鍵字: FPGA  MPEG-4  編解碼器  單片機(jī)  嵌入式系統(tǒng)  
          共7012條 448/468 |‹ « 446 447 448 449 450 451 452 453 454 455 » ›|

          rf-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();