<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> risc

          顛覆性成果!科學(xué)家成功研發(fā)非硅柔性芯片:成本不到1美元

          • 9月30日消息,據(jù)媒體報道,英國Pragmatic Semiconductor公司研發(fā)了一款非硅制成的柔性可編程芯片,能夠在彎曲時運行機(jī)器學(xué)習(xí)工作負(fù)載,制造成本不到1美元。這款名為Flex-RV的32位微處理器基于開源RISC-V架構(gòu),采用了金屬氧化物半導(dǎo)體氧化銦鎵鋅(IGZO)技術(shù),直接在柔性塑料上制造,打破了傳統(tǒng)硅芯片的剛性限制。Flex-RV的運行速度可達(dá)60kHz,功耗低于6毫瓦,雖然無法與硅微芯片的千兆赫茲速度相媲美,但其速度對于智能包裝、標(biāo)簽和可穿戴醫(yī)療電子產(chǎn)品等應(yīng)用來說已經(jīng)足夠。Flex-R
          • 關(guān)鍵字: risc-v  柔性可編程芯片  32位微處理器  

          IAR全面支持國科環(huán)宇A(yù)S32X系列RISC-V車規(guī)MCU

          • 全球領(lǐng)先的嵌入式系統(tǒng)開發(fā)軟件解決方案供應(yīng)商IAR與北京國科環(huán)宇科技股份有限公司(以下簡稱“國科環(huán)宇”)聯(lián)合宣布,最新版本IAR Embedded Workbench for RISC-V將全面支持國科環(huán)宇A(yù)S32X系列RISC-V MCU,雙方將共同助力中國汽車行業(yè)開發(fā)者的創(chuàng)新研發(fā),同時將不斷深化合作,擴(kuò)展在行業(yè)的技術(shù)探索及生態(tài)完善。AS32X系列MCU基于32位RISC-V雙核鎖步架構(gòu)設(shè)計,滿足功能安全ASIL-B等級要求,主頻高達(dá)180MHz,綜合算力達(dá)516DMIPS,benchmark跑分可達(dá)4.
          • 關(guān)鍵字: IAR  國科環(huán)宇  RISC-V  車規(guī)MCU  

          長城汽車聯(lián)合開發(fā)的RISC-V車規(guī)級MCU芯片成功點亮

          • 9月24日消息,日前,長城汽車宣布,其聯(lián)合開發(fā)的RISC-V車規(guī)級MCU芯片——紫荊M100已完成研發(fā),并成功點亮。紫荊M100是長城汽車牽頭聯(lián)合多方研發(fā)的首顆基于開源RISC-V內(nèi)核設(shè)計的車規(guī)級MCU芯片,其將為未來智能駕駛、智能座艙等創(chuàng)新應(yīng)用構(gòu)建基石。它采用模塊化設(shè)計,內(nèi)核可重構(gòu),4級流水線設(shè)計使其具備更快的處理速度和更少的耗時,同時便于未來的升級擴(kuò)展。滿足功能安全ASIL-B等級要求,支持國密,并符合ISO21434網(wǎng)絡(luò)信息安全標(biāo)準(zhǔn)。紫荊M100是長城汽車"軟硬一體"智能化戰(zhàn)略的
          • 關(guān)鍵字: 長城汽車  risc-v  MCU  智能駕駛  

          思爾芯加入甲辰計劃,共推RISC-V生態(tài)

          • 據(jù)甲辰計劃官微消息,日前,思爾芯(S2C)宣布正式加入甲辰計劃(RISC-V Prosperity 2036)。思爾芯將利用其芯神瞳原型驗證系統(tǒng),為包括SG2380和香山在內(nèi)的高性能RISC-V處理器及IP提供演示平臺,助力業(yè)界開發(fā)符合各類商業(yè)應(yīng)用的解決方案。據(jù)了解,“甲辰計劃”由ASE實驗室、PLCT實驗室和算能(Sophgo)聯(lián)合發(fā)起,旨在推動RISC-V在未來12年內(nèi)實現(xiàn)從數(shù)據(jù)中心到桌面辦公、從移動設(shè)備到智能物聯(lián)網(wǎng)的全方位信息產(chǎn)業(yè)覆蓋,打造開放標(biāo)準(zhǔn)體系及開源系統(tǒng)軟件棧。該計劃的核心目標(biāo)是圍繞SG23
          • 關(guān)鍵字: 甲辰計劃  risc-v  思爾芯  

          RISC-V發(fā)展,將迎來蝶變

          • RISC-V因具備開源、開放、簡潔、靈活等優(yōu)秀特性,吸引了全球大量的開發(fā)者和公司,其中不乏有芯片相關(guān)企業(yè)的影子,包括Arm、英特爾、阿里巴巴旗下半導(dǎo)體企業(yè)平頭哥、Tenstorrent、賽昉科技、SiFive、晶心科技、奕斯偉計算等已部署RISC-V。此外,截至2023年底,RISC-V國際基金會已經(jīng)擁有了4423個成員,同比增長28%,遍布全球70多個國家。RISC-V露于臺前,多方駛?cè)胭惖篱_源新架構(gòu)RISC-V勢頭越來越盛,又一歐洲芯片大廠入局。當(dāng)?shù)貢r間8月29日,意法半導(dǎo)體(ST)宣布,已加入RIS
          • 關(guān)鍵字: RISC-V  

          推動RISC-V CPU性能快速提升并向上打開更多的高價值市場

          • 8月21-23日,2024年RISC-V中國峰會在杭州黃龍飯店舉行。作為已推出多款I(lǐng)magination Catapult系列RISC-V CPU半導(dǎo)體知識產(chǎn)權(quán)(IP)的提供商,以及全球領(lǐng)先的GPU和AI加速器IP廠商,Imagination Technologies積極參與了此項中國大陸規(guī)格最高、規(guī)模和影響力最大的專業(yè)會議之一,并在大會現(xiàn)場展示了其RISC-V CPU+GPU集成優(yōu)化平臺。Imagination專家就如何利用系統(tǒng)性創(chuàng)新加速RISC-V CPU的采用和普及、借助GPU在智能化時代加速RIS
          • 關(guān)鍵字: RISC-V CPU  Imagination  

          打破x86/ARM壟斷!全球首款國產(chǎn)南湖CPU RISC-V筆記本發(fā)布

          • 8月26日消息,在日前舉辦的2024年RISC-V中國峰會上,深圳市群芯閃耀科技有限公司發(fā)布全球首款香山筆記本——如意香山本。據(jù)介紹,如意香山本由中國科學(xué)院軟件研究所牽頭主導(dǎo),群芯閃耀科技、英麒智能、北京開芯院多方共同參與研發(fā),是全球首款搭載香山南湖處理器的筆記本。配置上,如意香山本采用14寸高清LCD屏,搭載最高2.5GHz的香山南湖處理器,配備8GB DDR5,集成AMD RX550獨顯,支持雙屏異顯。接口方面,筆記本提供2個高速USB3接口,2個2.5Gbps以太網(wǎng)口,同時配備了一個支持9種手勢操作
          • 關(guān)鍵字: risc-v  指令集  x86  Arm  

          進(jìn)迭時空發(fā)布 MUSE Paper 平板:RISC-V 芯片 K1、OpenHarmony 系統(tǒng)

          • IT之家 8 月 23 日消息,進(jìn)迭時空推出 MUSE Paper 平板電腦,搭載進(jìn)迭時空 RISC-V 終端 AI CPU 芯片 K1 和 OpenHarmony 操作系統(tǒng)。MUSE Paper 厚 7.2mm,重量約為 453g,采用 10.95 寸的 LCD 高清屏,最高擁有 16GB RAM +256GB eMMC 的存儲配置和 7300mAh 電池。MUSE Paper 配備前后雙攝,雙 Type
          • 關(guān)鍵字: RISC-V  AI  CPU  

          合見工軟與開源芯片研究院深化戰(zhàn)略技術(shù)合作

          • 上海合見工業(yè)軟件集團(tuán)有限公司(簡稱“合見工軟”)與北京開源芯片研究院(簡稱“開芯院”)就“香山”高性能開源RISC-V處理器項目深化戰(zhàn)略技術(shù)合作,應(yīng)用合見工軟商用級全場景驗證硬件系統(tǒng)UniVista Unified Verification Hardware System(簡稱“UVHS”), 提升“香山”高性能開源RISC-V處理器的開發(fā)和驗證效率,推動創(chuàng)新并加快下一代產(chǎn)品技術(shù)的上市時間。“香山”高性能開源RISC-V處理器由北京開源芯片研究院開發(fā),迅速成為RISC-V生態(tài)社區(qū)的創(chuàng)新引領(lǐng)者。香山項目旨在
          • 關(guān)鍵字: 合見工軟  開源芯片研究院  香山  開源  RISC-V處理器  

          最近,有件大事需要關(guān)注…

          • 最近,有件圈內(nèi)不少人都關(guān)注的大事,就是2024 RISC-V 中國峰會即將召開,并且將舉辦點落在了杭州——這座既承載著深厚文化底蘊(yùn)又引領(lǐng)著數(shù)字科技潮流的城市。杭州與RISC-V的緣分在阿里巴巴成為RISC-V的首批基金會成員開始就寫好了。    RISC-V歷史并不悠久,短短十幾年光陰,幾句話就能說得完。2010年,加州伯克利的David Patterson教授與其學(xué)生團(tuán)隊準(zhǔn)備做一個CPU,但是Intel和ARM高昂的授權(quán)費用讓他們下決心自己做一套開源的指令集。于是經(jīng)過了幾個
          • 關(guān)鍵字: risc-v  指令集  x86  Arm  

          賽昉推出 64 位極低功耗亂序 RISC-V CPU 內(nèi)核 IP 昉?天樞-70

          • IT之家 8 月 16 日消息,國內(nèi) RISC-V 生態(tài)企業(yè)賽昉科技昨日宣布推的新款 64 位 RISC-V 處理器內(nèi)核產(chǎn)品昉?天樞-70(IT之家注:即 Dubhe-70),適合同時對高性能與極低功耗有要求的細(xì)分領(lǐng)域。昉?天樞-70 內(nèi)核采用 9+ 級流水線、三發(fā)射、超標(biāo)量、亂序執(zhí)行設(shè)計,支持 RV64GCBH 指令集,在 SPECint2006 基準(zhǔn)測試中每 GHz 頻率得分為 7.2 分,性能對標(biāo) Arm Cortex-A72 / A510。賽昉此前已推出“主打極致性能”的昉?天樞-90(
          • 關(guān)鍵字: 賽眆科技  RISC-V  CPU  

          SiFive宣布推出全新高性能RISC-V數(shù)據(jù)中心處理器,適用于高強(qiáng)度的AI工作負(fù)載

          • 代表RISC-V計算領(lǐng)域黃金標(biāo)準(zhǔn)的SiFive, Inc.宣布推出全新SiFive Performance P870-D數(shù)據(jù)中心處理器,以滿足客戶對高度并行的基礎(chǔ)設(shè)施工作負(fù)載(包括視頻流、存儲和網(wǎng)絡(luò)設(shè)備)的需求。通過與SiFive Intelligence系列中的產(chǎn)品相結(jié)合,數(shù)據(jù)中心架構(gòu)師還可以構(gòu)建一個極高性能、節(jié)能的計算子系統(tǒng)並用于AI驅(qū)動的應(yīng)用程序。P870-D以P870的成功經(jīng)驗為基礎(chǔ),支持開放的AMBA CHI協(xié)議,讓客戶在擴(kuò)展集群數(shù)量時擁有更大的靈活性。這種可擴(kuò)展性允許客戶在提高性能的同時最大限
          • 關(guān)鍵字: SiFive  RISC-V  數(shù)據(jù)中心處理器  

          X86架構(gòu)與Arm架構(gòu)區(qū)別

          • X86架構(gòu)和ARM架構(gòu)是主流的兩種CPU架構(gòu),X86架構(gòu)的CPU是PC服務(wù)器行業(yè)的老大,ARM架構(gòu)的CPU則是移動端的老大。X86架構(gòu)和arm架構(gòu)實際上就是CISC與RISC之間的區(qū)別,很多用戶不理解它們兩個之間到底有哪些區(qū)別,實際就是它們的領(lǐng)域不太相同,然后追求也不相同。X86架構(gòu)和Arm架構(gòu)區(qū)別1、追求不同:X86主要追求性能,但會導(dǎo)致功耗大,不節(jié)能,而ARM則是追求節(jié)能,低功耗,但和X86相比性能較差。2、領(lǐng)域不同:ARM主要應(yīng)用于移動終端之中,類如手機(jī),平板等,而X86則是主要應(yīng)用于Intel,A
          • 關(guān)鍵字: Arm  x86  CISC  RISC  

          RISC與CISC

          • CISC(復(fù)雜指令集計算)和RISC(精簡指令集計算)是兩種不同的計算機(jī)指令集架構(gòu)。CISC(Complex Instruction Set Computing)復(fù)雜指令集:CISC架構(gòu)設(shè)計了大量的復(fù)雜指令,每條指令可以完成較為復(fù)雜的操作。較少的指令數(shù):因為每條指令可以完成較多的操作,所以總體的指令數(shù)較少。內(nèi)存使用效率高:由于指令的復(fù)雜性,單個指令可以在較少的時鐘周期內(nèi)完成任務(wù),從而減少內(nèi)存帶寬的占用。硬件實現(xiàn)復(fù)雜:實現(xiàn)這些復(fù)雜指令需要更復(fù)雜的硬件邏輯。常見應(yīng)用:早期的計算機(jī)和一些特定應(yīng)用中使用較多,如x
          • 關(guān)鍵字: RISC-V  CISC  架構(gòu)  

          openKylin 成功在 RISC-V 平臺運行微信、WPS 等 X86 架構(gòu)軟件

          • IT之家 7 月 19 日消息,眾所周知,在新的指令集架構(gòu)發(fā)展初期,往往采用兼容其他架構(gòu)軟件的方法來拓展自身生態(tài)體系,如蘋果公司的 Rosetta 2 和微軟的 Arm64EC,都是將 X86 架構(gòu)軟件運行在 ARM 架構(gòu)的系統(tǒng)之上。RISC-V 作為一個新興的指令集架構(gòu),亟需軟件生態(tài)的快速發(fā)展與拓展。為此,openKylin(開放麒麟)社區(qū) RISC-V SIG 開展了二進(jìn)制翻譯相關(guān)工作,參與開源項目 box64 的研發(fā)。截至目前,已提交合并 20 余個 PR,增加了 GTK3、nettle
          • 關(guān)鍵字: RISC-V  openKylin  X86  
          共368條 1/25 1 2 3 4 5 6 7 8 9 10 » ›|

          risc介紹

            RISC(reduced instruction set computer,精簡指令集計算機(jī))是一種執(zhí)行較少類型計算機(jī)指令的微處理器,起源于80年代的MIPS主機(jī)(即RISC機(jī)),RISC機(jī)中采用的微處理器統(tǒng)稱RISC處理器。這樣一來,它能夠以更快的速度執(zhí)行操作(每秒執(zhí)行更多百萬條指令,即MIPS)。因為計算機(jī)執(zhí)行每個指令類型都需要額外的晶體管和電路元件,計算機(jī)指令集越大就會使微處理器更復(fù)雜, [ 查看詳細(xì) ]

          相關(guān)主題

          熱門主題

          RISC—CPU    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();