<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> risc-v cpu

          Synopsys推出業(yè)界最快的仿真系統(tǒng)

          •   亮點(diǎn):  ·?高性能仿真系統(tǒng)——將過(guò)去數(shù)以天計(jì)系統(tǒng)級(jí)測(cè)試時(shí)間縮短為數(shù)小時(shí)  ·?帶有完整信號(hào)可視性和集成Verdi3??系統(tǒng)的綜合調(diào)試功能  ·?先進(jìn)的使用模式,包括電源管理驗(yàn)證以及帶有虛擬原型技術(shù)的混合仿真,支持架構(gòu)優(yōu)化和軟件開(kāi)發(fā)  ·?可降低總體擁有成本的先進(jìn)架構(gòu)  ·?最高的容量——可擴(kuò)展至三十億門(mén)  為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司日前宣布:推出業(yè)界最快的仿真系統(tǒng)ZeBu?&nb
          • 關(guān)鍵字: Synopsys  SoC  ZeBu  CPU  

          從4004到core i7:處理器的進(jìn)化史(3)-4-第一次加速

          • 前面有位童鞋表示對(duì)POWER很感興趣,在這里現(xiàn)在不講,只貼一張7的die photo,上面已經(jīng)透露了很多有用的信息了
          • 關(guān)鍵字: POWER  處理器  CPU  寄存器  pipeline  

          從4004到core i7:處理器的進(jìn)化史 (3)-3-真正的CPU

          • 上一個(gè)帖子中我把4004作為所有后續(xù)的性能越來(lái)越高的處理器的鼻祖。在這個(gè)貼之中我們來(lái)討論CPU進(jìn)化史中的第一個(gè)里程碑:80286處理器。
          • 關(guān)鍵字: CPU  處理器  晶體管  intel  address  

          從4004到core i7:處理器的進(jìn)化史 (3)-2-黑箱內(nèi)部

          • 上個(gè)帖子中我們已經(jīng)大概明白一個(gè)處理器里面都有些什么了。在這個(gè)帖子中我們把處理器這個(gè)黑箱徹底打開(kāi)。先來(lái)看看4004,這可是我們優(yōu)化的起點(diǎn):
          • 關(guān)鍵字: 處理器  控制器  CPU  譯碼器  寄存器  

          從4004到core i7:處理器的進(jìn)化史 (3)-1—萬(wàn)事開(kāi)頭難

          從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-5

          • 前面我說(shuō)過(guò),要順帶介紹一下除了CMOS之外的邏輯電路。所以下面我們看一看都有哪些選擇,以及各自的利弊吧。
          • 關(guān)鍵字: CMOS  PMOS  傳輸門(mén)  NMOS  CPU  

          從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-4

          • 上一帖我們說(shuō)到了IC的性能取決于R與C的乘積。看到留言后我發(fā)現(xiàn)還必須補(bǔ)充一個(gè)遺漏的事實(shí):當(dāng)器件的尺寸變得越來(lái)越小,連線在IC中越來(lái)越成為一個(gè)瓶頸。這是由于一個(gè)非常簡(jiǎn)單的原因:連線相對(duì)于器件的尺寸來(lái)說(shuō)越來(lái)越長(zhǎng)了。
          • 關(guān)鍵字: EDA  CMOS  CPU  反相器  PMOS  

          從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-3

          • 從上面的帖子中我們看到了CMOS工藝下的反相器。如果用一張圖總結(jié)一下這種設(shè)計(jì)模式就是下面的這張圖
          • 關(guān)鍵字: CMOS  PUN  VDD  電路  CPU  

          從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-1

          • 在下面的兩個(gè)帖子當(dāng)中,我將簡(jiǎn)短地介紹構(gòu)成CPU的零件,一種晶體管。我將展示如何完成最簡(jiǎn)單的設(shè)計(jì),這相當(dāng)于IC設(shè)計(jì)中的Hello world,并且略微提到Hello world的幾種變體。
          • 關(guān)鍵字: CPU  IC設(shè)計(jì)  單晶硅  MOS    

          從4004到core i7——論處理器的進(jìn)化史-概攬

          • 在這個(gè)系列的帖子當(dāng)中,我將試圖以簡(jiǎn)短的篇幅向外行人介紹CPU的發(fā)展史。
          • 關(guān)鍵字: intel  CPU  IC設(shè)計(jì)  芯片  電路  

          嵌入式學(xué)習(xí)牛人心得

          • 都說(shuō)嵌入式學(xué)習(xí)難,難于上青天,其實(shí)不然,無(wú)論學(xué)習(xí)什么,只要找對(duì)了一個(gè)好的學(xué)習(xí)方法,往往會(huì)事半功倍。下面我摘自于一個(gè)嵌入式前輩,說(shuō)說(shuō)他的學(xué)習(xí)經(jīng)驗(yàn)。
          • 關(guān)鍵字: 嵌入式  CPU  以太網(wǎng)  mcu  

          嵌入式視覺(jué)設(shè)計(jì)要?jiǎng)?chuàng)新,選擇FPGA成關(guān)鍵

          • 什么樣的積極創(chuàng)新可以幫助您設(shè)計(jì)出這樣一個(gè)系統(tǒng)——它能夠提醒用戶有兒童在游泳池中溺水,或是有入侵者試圖闖入住宅或者辦公場(chǎng)所?這種技術(shù)還能夠提醒駕駛員道路上即將發(fā)生的危險(xiǎn),甚至可以制止他們并線、加速及其它可能會(huì)給自身或他人帶來(lái)危險(xiǎn)的操作。
          • 關(guān)鍵字: FPGA  嵌入式  CPU  SoC  ARM  

          基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

          • 本文提出一個(gè)基于FPGA的SPI Flash讀寫(xiě)硬件實(shí)現(xiàn)方案,該方案利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫(xiě)、擦除、刷新及預(yù)充電等操作,同時(shí)編寫(xiě)的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。
          • 關(guān)鍵字: FPGA  Flash  SOC  CPU  VHDL  

          雷達(dá)信號(hào)處理:FPGA還是GPU?

          • FPGA和CPU一直是雷達(dá)信號(hào)處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達(dá)系統(tǒng)的處理能力越來(lái)越強(qiáng),越來(lái)越復(fù)雜,對(duì)信息處理的需求也急劇增長(zhǎng)。為此,F(xiàn)PGA不斷在提高處理能力和吞吐量,CPU也在發(fā)展以滿足下一代雷達(dá)的信號(hào)處理性能需求。
          • 關(guān)鍵字: FPGA  CPU  GPU  GFLOP  轉(zhuǎn)換器  

          如何在FPGA內(nèi)實(shí)現(xiàn)最佳化車(chē)用MCU設(shè)計(jì)方案?

          • 在汽車(chē)電子中廣為采用的微控制器(MCU)正快速面臨時(shí)間和成本的壓力。使用MCU的主要優(yōu)勢(shì)一直以來(lái)都是‘創(chuàng)造具有高性價(jià)比的高階系統(tǒng)整合’。然而,在此一優(yōu)勢(shì)之下,有一些與元件本身相關(guān)的潛在成本是超乎于其單價(jià)水平的。例如,若選用的元件無(wú)法創(chuàng)造所需特性,則必須增加外部邏輯、軟件或其它整合元件。
          • 關(guān)鍵字: 微控制器  FPGA  ASIC  CPU  嵌入式  
          共1597條 59/107 |‹ « 57 58 59 60 61 62 63 64 65 66 » ›|

          risc-v cpu介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條risc-v cpu!
          歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v cpu的理解,并與今后在此搜索risc-v cpu的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();