<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> risc-v系列mcu

          最近,有件大事需要關(guān)注…

          • 最近,有件圈內(nèi)不少人都關(guān)注的大事,就是2024 RISC-V 中國(guó)峰會(huì)即將召開,并且將舉辦點(diǎn)落在了杭州——這座既承載著深厚文化底蘊(yùn)又引領(lǐng)著數(shù)字科技潮流的城市。杭州與RISC-V的緣分在阿里巴巴成為RISC-V的首批基金會(huì)成員開始就寫好了。    RISC-V歷史并不悠久,短短十幾年光陰,幾句話就能說得完。2010年,加州伯克利的David Patterson教授與其學(xué)生團(tuán)隊(duì)準(zhǔn)備做一個(gè)CPU,但是Intel和ARM高昂的授權(quán)費(fèi)用讓他們下決心自己做一套開源的指令集。于是經(jīng)過了幾個(gè)
          • 關(guān)鍵字: risc-v  指令集  x86  Arm  

          賽昉推出 64 位極低功耗亂序 RISC-V CPU 內(nèi)核 IP 昉?天樞-70

          • IT之家 8 月 16 日消息,國(guó)內(nèi) RISC-V 生態(tài)企業(yè)賽昉科技昨日宣布推的新款 64 位 RISC-V 處理器內(nèi)核產(chǎn)品昉?天樞-70(IT之家注:即 Dubhe-70),適合同時(shí)對(duì)高性能與極低功耗有要求的細(xì)分領(lǐng)域。昉?天樞-70 內(nèi)核采用 9+ 級(jí)流水線、三發(fā)射、超標(biāo)量、亂序執(zhí)行設(shè)計(jì),支持 RV64GCBH 指令集,在 SPECint2006 基準(zhǔn)測(cè)試中每 GHz 頻率得分為 7.2 分,性能對(duì)標(biāo) Arm Cortex-A72 / A510。賽昉此前已推出“主打極致性能”的昉?天樞-90(
          • 關(guān)鍵字: 賽眆科技  RISC-V  CPU  

          SiFive宣布推出全新高性能RISC-V數(shù)據(jù)中心處理器,適用于高強(qiáng)度的AI工作負(fù)載

          • 代表RISC-V計(jì)算領(lǐng)域黃金標(biāo)準(zhǔn)的SiFive, Inc.宣布推出全新SiFive Performance P870-D數(shù)據(jù)中心處理器,以滿足客戶對(duì)高度并行的基礎(chǔ)設(shè)施工作負(fù)載(包括視頻流、存儲(chǔ)和網(wǎng)絡(luò)設(shè)備)的需求。通過與SiFive Intelligence系列中的產(chǎn)品相結(jié)合,數(shù)據(jù)中心架構(gòu)師還可以構(gòu)建一個(gè)極高性能、節(jié)能的計(jì)算子系統(tǒng)並用于AI驅(qū)動(dòng)的應(yīng)用程序。P870-D以P870的成功經(jīng)驗(yàn)為基礎(chǔ),支持開放的AMBA CHI協(xié)議,讓客戶在擴(kuò)展集群數(shù)量時(shí)擁有更大的靈活性。這種可擴(kuò)展性允許客戶在提高性能的同時(shí)最大限
          • 關(guān)鍵字: SiFive  RISC-V  數(shù)據(jù)中心處理器  

          X86架構(gòu)與Arm架構(gòu)區(qū)別

          • X86架構(gòu)和ARM架構(gòu)是主流的兩種CPU架構(gòu),X86架構(gòu)的CPU是PC服務(wù)器行業(yè)的老大,ARM架構(gòu)的CPU則是移動(dòng)端的老大。X86架構(gòu)和arm架構(gòu)實(shí)際上就是CISC與RISC之間的區(qū)別,很多用戶不理解它們兩個(gè)之間到底有哪些區(qū)別,實(shí)際就是它們的領(lǐng)域不太相同,然后追求也不相同。X86架構(gòu)和Arm架構(gòu)區(qū)別1、追求不同:X86主要追求性能,但會(huì)導(dǎo)致功耗大,不節(jié)能,而ARM則是追求節(jié)能,低功耗,但和X86相比性能較差。2、領(lǐng)域不同:ARM主要應(yīng)用于移動(dòng)終端之中,類如手機(jī),平板等,而X86則是主要應(yīng)用于Intel,A
          • 關(guān)鍵字: Arm  x86  CISC  RISC  

          RISC與CISC

          • CISC(復(fù)雜指令集計(jì)算)和RISC(精簡(jiǎn)指令集計(jì)算)是兩種不同的計(jì)算機(jī)指令集架構(gòu)。CISC(Complex Instruction Set Computing)復(fù)雜指令集:CISC架構(gòu)設(shè)計(jì)了大量的復(fù)雜指令,每條指令可以完成較為復(fù)雜的操作。較少的指令數(shù):因?yàn)槊織l指令可以完成較多的操作,所以總體的指令數(shù)較少。內(nèi)存使用效率高:由于指令的復(fù)雜性,單個(gè)指令可以在較少的時(shí)鐘周期內(nèi)完成任務(wù),從而減少內(nèi)存帶寬的占用。硬件實(shí)現(xiàn)復(fù)雜:實(shí)現(xiàn)這些復(fù)雜指令需要更復(fù)雜的硬件邏輯。常見應(yīng)用:早期的計(jì)算機(jī)和一些特定應(yīng)用中使用較多,如x
          • 關(guān)鍵字: RISC-V  CISC  架構(gòu)  

          openKylin 成功在 RISC-V 平臺(tái)運(yùn)行微信、WPS 等 X86 架構(gòu)軟件

          • IT之家 7 月 19 日消息,眾所周知,在新的指令集架構(gòu)發(fā)展初期,往往采用兼容其他架構(gòu)軟件的方法來拓展自身生態(tài)體系,如蘋果公司的 Rosetta 2 和微軟的 Arm64EC,都是將 X86 架構(gòu)軟件運(yùn)行在 ARM 架構(gòu)的系統(tǒng)之上。RISC-V 作為一個(gè)新興的指令集架構(gòu),亟需軟件生態(tài)的快速發(fā)展與拓展。為此,openKylin(開放麒麟)社區(qū) RISC-V SIG 開展了二進(jìn)制翻譯相關(guān)工作,參與開源項(xiàng)目 box64 的研發(fā)。截至目前,已提交合并 20 余個(gè) PR,增加了 GTK3、nettle
          • 關(guān)鍵字: RISC-V  openKylin  X86  

          中國(guó)開放指令生態(tài)(RISC-V)聯(lián)盟廣東省珠海中心揭牌

          • 據(jù)珠海高新區(qū)消息,7月17日,中國(guó)開放指令生態(tài)(RISC-V)聯(lián)盟(英文縮寫為CRVA)廣東省珠海中心成立大會(huì)在珠海高新區(qū)舉辦。會(huì)上,CRVA廣東省珠海中心在珠海高新區(qū)揭牌成立。CRVA廣東省珠海中心是在中國(guó)開放指令生態(tài)(RISC-V)聯(lián)盟的指導(dǎo)下,由珠海中科先進(jìn)技術(shù)研究院、珠海南方集成電路設(shè)計(jì)服務(wù)中心、中山大學(xué)微電子科學(xué)與技術(shù)學(xué)院、北京師范大學(xué)珠海分校信息技術(shù)學(xué)院、北京理工大學(xué)珠海學(xué)院信息學(xué)院、進(jìn)迭時(shí)空(珠海)科技有限公司、珠海全志科技股份有限公司、極海微電子科技股份有限公司8家單位共同發(fā)起。珠海中科先
          • 關(guān)鍵字: 中國(guó)開放指令生態(tài)  RISC-V  

          2024 WAIC智能芯片及多模態(tài)大模型論壇

          • 人工智能芯片研發(fā)及基礎(chǔ)算力平臺(tái)公司愛芯元智宣布,7月5日在2024世界人工智能大會(huì)上成功舉辦“芯領(lǐng)未來丨智能芯片及多模態(tài)大模型論壇”。論壇以“引領(lǐng)人工智能革新 造就普惠智能生活”為主題,匯聚了芯片、大模型、智能制造等領(lǐng)域的專家與意見領(lǐng)袖,共同分享大模型時(shí)代的創(chuàng)新機(jī)遇及落地成果。愛芯元智提出打造基于邊端智能的AI處理器的產(chǎn)品主張,并突出強(qiáng)調(diào)其“更經(jīng)濟(jì)、更高效、更環(huán)?!钡南冗M(jìn)優(yōu)勢(shì)。分論壇上,愛芯元智正式發(fā)布“愛芯通元AI處理器”,展示了智能芯片與大模型深度融合的技術(shù)應(yīng)用與商業(yè)生態(tài)。云邊端加速一體化,更經(jīng)濟(jì)、更
          • 關(guān)鍵字: 愛芯元智  人工智能芯片  多模態(tài)大模型論壇  達(dá)摩院  RISC-V  

          RISC-V CPU進(jìn)入mini-ITX主板

          • Milk-V 宣布推出 Jupiter,這是一款預(yù)裝了 RISC-V 處理器的迷你 ITX 主板。作為一家受人尊敬的微控制器和 RISC-V 產(chǎn)品供應(yīng)商,Milk-V 與即將發(fā)貨的 Jupiter 一起帶來了“適合所有人的 RISC-V”。Milk-V Jupiter 的核心是 SpacemiT K1 或 M1 處理器,這是由八個(gè) SpacemiT X60 CPU 內(nèi)核驅(qū)動(dòng)的處理器。處理器及其內(nèi)核的規(guī)格因您的來源而異;我們的最佳估計(jì)是,K1 和 M1 是幾乎相同的 CPU,其內(nèi)核在 1.6 到
          • 關(guān)鍵字: Jupiter  SpacemiT K1/M1  AI  RISC-V CPU  mini-ITX  主板  

          半導(dǎo)體設(shè)計(jì)迎來「開源潮」

          • 越來越多的企業(yè)開始采用開源規(guī)格。
          • 關(guān)鍵字: RISC-V  

          中國(guó)移動(dòng)發(fā)布安全MCU芯片:40納米工藝、極其安全

          • 7月1日消息,近日,中國(guó)移動(dòng)旗下的中移芯昇發(fā)布了一款大容量低功耗+PUF+物理防側(cè)信道攻擊的安全MCU芯片“CM32M435R”,采用40納米功耗工藝,基于業(yè)界領(lǐng)先的高性能32位RISC-V內(nèi)核,綜合性能達(dá)到國(guó)內(nèi)領(lǐng)先水平。它有三個(gè)主要特點(diǎn):一是高安全。雙核設(shè)計(jì),安全子系統(tǒng)由安全內(nèi)核獨(dú)立控制,具備更高安全等級(jí)。同時(shí)支持物理防克隆PUF、TEE和防側(cè)信道攻擊,支持豐富的加密算法。二是高性能。主頻高達(dá)120MHz,F(xiàn)lash容量達(dá)到512KB,SRAM容量達(dá)到144KB,并支持USB、以太網(wǎng)、SDIO、DCMI
          • 關(guān)鍵字: 中國(guó)移動(dòng)  MCU  risc-v  

          奕斯偉計(jì)算公司在最新的RISC-V邊緣計(jì)算SoC中將SiFive CPU、Imagination GPU和自有NPU結(jié)合集成

          • 今天,北京奕斯偉計(jì)算技術(shù)股份有限公司(以下簡(jiǎn)稱“奕斯偉計(jì)算”)與Imagination Technologies和SiFive聯(lián)合宣布,奕斯偉EIC77系列SoC中的圖形和計(jì)算加速功能由Imagination的GPU IP、SiFive的CPU IP,以及奕斯偉計(jì)算的專有神經(jīng)網(wǎng)絡(luò)單元NPU無縫集成而成?!癆I時(shí)代,面對(duì)千行百業(yè)被重塑的巨大機(jī)遇,奕斯偉計(jì)算正在構(gòu)建基于RISC-V的智能計(jì)算未來,”奕斯偉計(jì)算副董事長(zhǎng)王波表示,“算力是AI的核心驅(qū)動(dòng)力,我們已推出EIC77系列SoC,以滿足客戶更多應(yīng)用場(chǎng)景的不
          • 關(guān)鍵字: 奕斯偉  RISC-V  SiFive  CPU  Imagination  GPU  NPU  

          RISC-V 開源芯片新紀(jì)元:毛德操新書發(fā)布,共筑中國(guó)芯未來

          • RISC-V,作為一種開源的精簡(jiǎn)指令集架構(gòu),近年來在半導(dǎo)體行業(yè)取得了顯著的發(fā)展。2023年,它被麻省理工科技評(píng)論評(píng)為十大突破性技術(shù)之一,更有機(jī)構(gòu)預(yù)測(cè)未來將與英特爾x86和ARM架構(gòu)形成三分天下的格局。據(jù)機(jī)構(gòu)分析,2023年,RISC-V架構(gòu)芯片的出貨量超過100億顆,僅用12年就走完了傳統(tǒng)架構(gòu)30年的發(fā)展歷程。預(yù)計(jì)未來幾年,RISC-V的采用率將以40%的年復(fù)合增長(zhǎng)率增長(zhǎng)。    目前,RISC-V架構(gòu)在我國(guó)也吸引了大量的關(guān)注,近年來一直被積極研究、發(fā)展。但是,現(xiàn)如
          • 關(guān)鍵字: RISC-V  新書發(fā)布會(huì)  開源  嵌入式系統(tǒng)  

          毛德操老師《RISC-V CPU芯片設(shè)計(jì):香山源代碼剖析》 新書發(fā)布會(huì)在北京舉辦

          •                     2024年6月14日,由浙大網(wǎng)新科技股份有限公司首席科學(xué)家、中國(guó)開源軟件推進(jìn)聯(lián)盟專家委員會(huì)副主任委員、著名計(jì)算機(jī)專家毛德操老師撰寫的新書《RISC-V CPU芯片設(shè)計(jì):香山源代碼剖析》在北京中關(guān)村創(chuàng)新中心正式發(fā)布。中國(guó)工程院院士倪光南、北京開源芯片研究院首席科學(xué)家包云崗、中國(guó)開源軟件推進(jìn)聯(lián)盟張侃,來自奕斯偉、摩爾線程、中科海芯、進(jìn)迭時(shí)空、中科彼岸、
          • 關(guān)鍵字: 香山芯片  RISC-V  CPU  

          晶心科技與Arteris攜手加速RISC-V SoC的采用

          • 亮點(diǎn):-? ?晶心科技與Arteris的合作旨在支持共同客戶越來越多地采用RISC-V SoC。-?? 專注于基于RISC-V的高性能/低功耗設(shè)計(jì),涉及消費(fèi)電子、通信、工業(yè)應(yīng)用和AI等廣泛市場(chǎng)。-?? 此次合作展示了與領(lǐng)先的晶心RISC-V處理器IP和Arteris芯片互連IP的集成和優(yōu)化解決方案。Arteris, Inc.是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)的創(chuàng)建,晶心科技(臺(tái)灣證券交易所股票代碼:6533)是RISC-
          • 關(guān)鍵字: 晶心科技  Arteris  RISC-V SoC  
          共374條 2/25 « 1 2 3 4 5 6 7 8 9 10 » ›|

          risc-v系列mcu介紹

          您好,目前還沒有人創(chuàng)建詞條risc-v系列mcu!
          歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v系列mcu的理解,并與今后在此搜索risc-v系列mcu的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();