soc 2 type ii 文章 進(jìn)入soc 2 type ii技術(shù)社區(qū)
基于SOC/IP的智能傳感器設(shè)計(jì)研究
- 引 言 智能傳感器技術(shù)是一門正在蓬勃發(fā)展的現(xiàn)代傳感器技術(shù),是涉及微機(jī)械和微電子技術(shù)、計(jì)算機(jī)技術(shù)、網(wǎng)絡(luò)與通信技術(shù)、信號(hào)處理技術(shù)、電路與系統(tǒng)、傳感技術(shù)、神經(jīng)網(wǎng)絡(luò)技術(shù)、信息融合技術(shù)、小波變換理論、遺傳理論、模糊理論等多種學(xué)科的綜合技術(shù)。 智能傳感器中智能功能如:數(shù)字信號(hào)輸出、信息存儲(chǔ)與記憶、邏輯判斷、決策、自檢、自校、自補(bǔ)償都是以微處理器為基礎(chǔ)的?;谖⑻幚砥鞯膫鞲衅鲝暮唵蔚臄?shù)字化與信息處理已發(fā)展到了目前具有網(wǎng)絡(luò)通信功能、神經(jīng)網(wǎng)絡(luò)、模糊理論、遺傳理論、小波變換理論、多
- 關(guān)鍵字: 模擬技術(shù) 電源技術(shù) SOC/IP 傳感器 傳感器
IP核在SoC設(shè)計(jì)中的接口技術(shù)
- 引言 隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級(jí)的單芯片,已能夠?qū)⑾到y(tǒng)級(jí)設(shè)計(jì)集成到單個(gè)芯片中即實(shí)現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計(jì)的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口標(biāo)準(zhǔn),因此,開發(fā)統(tǒng)一的IP核接口標(biāo)準(zhǔn)對(duì)提高IP核的復(fù)用意義重大。本文簡單介紹IP核概念,然后從接口標(biāo)準(zhǔn)的角度討論在SoC設(shè)計(jì)中提高IP核的復(fù)用度,從而簡化系統(tǒng)設(shè)計(jì)和驗(yàn)證的方法,主要討論OCP(開放核協(xié)議)。 OCP簡介 基于IP核復(fù)用技術(shù)的SoC設(shè)計(jì)使芯片的設(shè)計(jì)從以硬件為中心轉(zhuǎn)向以軟件為中心,
- 關(guān)鍵字: 通訊 無線 網(wǎng)絡(luò) IP核 SoC 接口 無線 通信
在NIOS-II系統(tǒng)中A/D數(shù)據(jù)采集接口的設(shè)計(jì)與實(shí)現(xiàn)
- 在FPGA系統(tǒng)中,實(shí)現(xiàn)對(duì)外部A/D數(shù)據(jù)采集電路的控制接口邏輯,由于其邏輯功能不是很復(fù)雜,因此可采用自定義的方式。采用這種方法進(jìn)行設(shè)計(jì)有兩種途徑。①從軟件上去實(shí)現(xiàn)。這種方案將NIOS處理器作為一個(gè)主控制器,通過編寫程序來控制數(shù)據(jù)轉(zhuǎn)換電路。由于NIOS處理器的工作頻率相對(duì)于外部設(shè)備來說要高出許多,故此種方法會(huì)造成CPU資源極大的浪費(fèi);②用FPGA 的邏輯資源來實(shí)現(xiàn)A/D采集電路的控制邏輯。FPGA有著豐富的邏輯資源和接口資源,在其中實(shí)現(xiàn)并行的數(shù)據(jù)采集很少會(huì)受到硬件資源的限制,在功能上,設(shè)計(jì)的接口控制邏輯相當(dāng)于
- 關(guān)鍵字: 模擬技術(shù) 電源技術(shù) 0708_A 雜志_高校園地 NIOS-II 數(shù)據(jù)采集 模擬IC 電源
SoC設(shè)計(jì):復(fù)雜性為驗(yàn)證提出更高要求
- 由于片上系統(tǒng)(SoC)設(shè)計(jì)變得越來越復(fù)雜,驗(yàn)證面臨著巨大的挑戰(zhàn)。大型團(tuán)隊(duì)不斷利用更多資源來尋求最高效的方法,從而將新的方法學(xué)與驗(yàn)證整合在一起,并最終將設(shè)計(jì)與驗(yàn)證整合在一起。雖然我們知道實(shí)現(xiàn)驗(yàn)證計(jì)劃幾乎占去了整個(gè)芯片設(shè)計(jì)工作的2/3,但是我們還是發(fā)現(xiàn)有團(tuán)隊(duì)遲交芯片,錯(cuò)過計(jì)劃的流片最終期限。這種疏忽可能造成嚴(yán)重的商業(yè)后果,因?yàn)檫@意味著硬件和軟件錯(cuò)誤經(jīng)常被遺漏,直到設(shè)計(jì)周期的晚期。 為了創(chuàng)建一個(gè)全面的驗(yàn)證解決方案,我們首先必須認(rèn)識(shí)到設(shè)計(jì)工程師和驗(yàn)證工程師所面臨的分歧和挑戰(zhàn)。在這個(gè)過程中,我們發(fā)現(xiàn)某些
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) SoC 復(fù)雜性 片上系統(tǒng) SoC ASIC
三種常用SoC片上總線的分析與比較
- 嵌入式系統(tǒng)是當(dāng)今計(jì)算機(jī)工業(yè)發(fā)展的一個(gè)熱點(diǎn)。隨著超大規(guī)模集成電路的迅速發(fā)展,半導(dǎo)體工業(yè)進(jìn)入深亞微米時(shí)代,器件特征尺寸越來越小,芯片規(guī)模越來越大,可以在單芯片上集成上百萬到數(shù)億只晶體管。如此密集的集成度使我們現(xiàn)在能夠在一小塊芯片上把以前由CPU和若干I/O接口等數(shù)塊芯片實(shí)現(xiàn)的功能集成起來,由單片集成電路構(gòu)成功能強(qiáng)大的、完整的系統(tǒng),這就是我們通常所說的片上系統(tǒng)SoC(System on Chip)。由于功能完整,SoC逐漸成為嵌入式系統(tǒng)發(fā)展的主流。 SoC相比板上系統(tǒng),具有許
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) SoC 總線 Avalon 嵌入式
基于模式的SoC設(shè)計(jì)方法研究
- 引 言 SoC(system on chip) 是微電子技術(shù)發(fā)展的一個(gè)新的里程碑,SoC不再是一種功能單一的單元電路,而是將信號(hào)采集、處理和輸出等完整的系統(tǒng)集成在一起,成為一個(gè)有專用目的的電子系統(tǒng)單片。其設(shè)計(jì)思想也有別于IC,在一個(gè)或若干個(gè)單片上完成整個(gè)系統(tǒng)的功能。 SoC開發(fā)和設(shè)計(jì)存在一些問題,如描述語言不統(tǒng)一、抽象層次低、仿真速度慢、可重用性差、設(shè)計(jì)性能無法保障、RTL級(jí)發(fā)現(xiàn)的問題需要重新進(jìn)行整個(gè)的設(shè)計(jì)流程才能解決,因此SoC的建模與設(shè)計(jì)的方法成為當(dāng)前刻不容緩的課題。上述種種問題與曾經(jīng)困
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) SoC 面向?qū)ο?/a> SystemC 嵌入式
基于FPGA的步進(jìn)電機(jī)正弦波細(xì)分驅(qū)動(dòng)器設(shè)計(jì)
- 摘 要:本設(shè)計(jì)應(yīng)用Altera 公司的Cyclone II系列的FPGA(現(xiàn)場可編程門陣列)實(shí)現(xiàn)了對(duì)步進(jìn)電機(jī)正弦波可變細(xì)分控制,并在FPGA中進(jìn)行了具體驗(yàn)證和實(shí)現(xiàn)。該方案綜合運(yùn)用了電流跟蹤型SPWM技術(shù)、PI調(diào)節(jié)、片上可編程系統(tǒng)SOPC技術(shù)、EDA技術(shù)等。步進(jìn)電機(jī)控制系統(tǒng)用FPGA實(shí)現(xiàn)了Nios II軟核處理器與硬件邏輯電路集于一體,發(fā)揮了處理器的靈活性和數(shù)字邏輯電路高速性,有效地解決了步距角的高細(xì)分問題,細(xì)分?jǐn)?shù)最高達(dá)4096,而且細(xì)分?jǐn)?shù)可自動(dòng)調(diào)節(jié)。實(shí)驗(yàn)
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 步進(jìn)電機(jī)驅(qū)動(dòng)器 Nios II 嵌入式
基于雙Nios II的紅外圖像實(shí)時(shí)Otsu局部遞歸分割算法設(shè)計(jì)
- 摘 要:針對(duì)傳統(tǒng)Otsu局部遞歸分割方法很難實(shí)時(shí)實(shí)現(xiàn)的局限性,提出了一種適合現(xiàn)場可編程門陣列(FPGA)中Nios II軟核處理器實(shí)現(xiàn)的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標(biāo)區(qū)域作為新的圖像再進(jìn)行一次Otsu分割,得到的結(jié)果作為最終分割閾值.利用并行Nios II和VHDL實(shí)現(xiàn)的硬件加速邏輯協(xié)同設(shè)計(jì)保證算法的實(shí)時(shí)實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,在不同的背景下,利用本文設(shè)計(jì)能夠?qū)崟r(shí)穩(wěn)定地對(duì)目標(biāo)分割提取,具有較好的魯棒性。 關(guān)鍵字:FPGA&nb
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA Nios II 0tsu分割 局部遞歸 嵌入式
μC/OS-II下通用驅(qū)動(dòng)框架的設(shè)計(jì)與實(shí)現(xiàn)
- μC/OS-II下通用驅(qū)動(dòng)框架的設(shè)計(jì)與實(shí)現(xiàn),在μC/OS-II下,設(shè)計(jì)了一個(gè)通用的設(shè)備管理模型,稱為通用驅(qū)動(dòng)框架,通過該驅(qū)動(dòng)框架,可以實(shí)現(xiàn)對(duì)硬件設(shè)備的統(tǒng)一、一致的管理,同時(shí),也為上層應(yīng)用程序提供了統(tǒng)一、一致的設(shè)備訪問接口,并在以ARM7TDMI-S為核心的LPC2210微控制器開發(fā)板上給出了一例實(shí)現(xiàn)。
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 框架 驅(qū)動(dòng) 通用 C/OS-II
擴(kuò)大ARM SoC的驗(yàn)證覆蓋縮短仿真時(shí)間
- 驗(yàn)證復(fù)雜的SoC設(shè)計(jì)要耗費(fèi)極大的成本和時(shí)間。據(jù)證實(shí),驗(yàn)證一個(gè)設(shè)計(jì)所需的時(shí)間會(huì)隨著設(shè)計(jì)大小的增加而成倍增加。在過去的幾年中,出現(xiàn)了很多的技術(shù)和工具,使驗(yàn)證工程師可以用它們來處理這類問題。但是,這些技術(shù)中很多基于動(dòng)態(tài)仿真,并依靠電路操作來發(fā)現(xiàn)設(shè)計(jì)問題,因此設(shè)計(jì)者仍面臨為設(shè)計(jì)創(chuàng)建激勵(lì)的問題。 設(shè)計(jì)者可以使用運(yùn)行在處理器上的固件作為驗(yàn)證仿真激勵(lì)的一部分,這也是目前通常采用的方法----使用全功能處理器模型。與在HDL中編寫激勵(lì)相比,固件作為激勵(lì)速度更快,并且更容易創(chuàng)建
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) ARM SoC 仿真 嵌入式
如何利用嵌入式軟件設(shè)計(jì)SoC
- 美國Globalpress公司舉辦的2007電子高峰會(huì)議上,舉辦了一場SoC(系統(tǒng)芯片)的專題討論會(huì):設(shè)計(jì)師如何利用嵌入式軟件作為SoC器件設(shè)計(jì)的關(guān)鍵。會(huì)議上的專家各抒己見。 完整方案比單個(gè)硬件重要主持人: Gartner公司的高級(jí)分析師John Barber軟件在嵌入式產(chǎn)品中的份量越來越重。自2000年來,價(jià)值觀念發(fā)生了巨大的變化,2000年以前,主張是器件,即讓我們的器件與競爭對(duì)手的性能、品質(zhì)進(jìn)行對(duì)比具有優(yōu)勢,這就是那時(shí)形成鮮明特色的關(guān)鍵?,F(xiàn)今,制造商和客戶需要的是解決方案,而不僅僅是器件。我的價(jià)值
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 0707_A 雜志_技術(shù)長廊 SoC
基于RVM的層次化SoC芯片驗(yàn)證平臺(tái)設(shè)計(jì)及應(yīng)用
- 本文以SIM卡控制模塊的功能驗(yàn)證為例,介紹了運(yùn)用Synopsys Vera驗(yàn)證工具以及RVM驗(yàn)證方法學(xué)快速高效地搭建高質(zhì)量驗(yàn)證平臺(tái)的方法。文中詳細(xì)介紹了RVM驗(yàn)證方法學(xué)以及RVM驗(yàn)證平臺(tái)的結(jié)構(gòu)。
- 關(guān)鍵字: RVM SoC 芯片驗(yàn)證 平臺(tái)設(shè)計(jì)
Nios SoC系統(tǒng)中的BCH編解碼IP核的設(shè)計(jì)
- 引 言 循環(huán)碼是最重要的一類線性分組糾錯(cuò)碼,而BCH碼又是目前發(fā)現(xiàn)的性能很好且應(yīng)用廣泛的循環(huán)碼,它具有嚴(yán)格的代數(shù)理論,對(duì)它的理論研究也非常透徹。BCH碼的實(shí)現(xiàn)途徑有軟件和硬件兩種。軟件實(shí)現(xiàn)方法靈活性強(qiáng)且較易實(shí)現(xiàn),但硬件實(shí)現(xiàn)方法的工作速度快,在高數(shù)據(jù)速率和長幀應(yīng)用場合時(shí)具有優(yōu)勢。FPGA(現(xiàn)場可編程門陣列)為DSP算法的硬件實(shí)現(xiàn)提供了很好的平臺(tái),但如果單獨(dú)使用一片F(xiàn)PGA實(shí)現(xiàn)BCH編解碼,對(duì)成本、功耗和交互速度都不利。最新的SoC(片上系統(tǒng))設(shè)計(jì)方法可以很好地解決這個(gè)問題。
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Nios SoC BCH編解碼 IP核
soc 2 type ii介紹
您好,目前還沒有人創(chuàng)建詞條soc 2 type ii!
歡迎您創(chuàng)建該詞條,闡述對(duì)soc 2 type ii的理解,并與今后在此搜索soc 2 type ii的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)soc 2 type ii的理解,并與今后在此搜索soc 2 type ii的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
