<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> vhdl

          I2C串行總線協議的VHDL實現

          • 分析了I2C串行總線的數據傳輸機制,用VHDL設計了串行總線控制電路,其中包括微處理器接口電路和I2C總線接口電路。采用ModelSim Plus 6.0 SE軟件進行了前仿真和調試,并在Xilinx ISE 7.1i開發(fā)環(huán)境下進行了綜合、后仿真和CPLD器件下載測試。 結果表明實現了I2C串行總線協議的要求。
          • 關鍵字: I2C總線控制  VHDL  仲裁  

          1553B多功能RT IP核的設計與實現

          • 介紹了采用一種自主研發(fā)多功能IP核實現總線全地址響應的設計方案,其可在FPGA中靈活配置,配備外圍電路后可以方便實現各種功能.設計采用VHDL硬件描述語言進行編程,采用綜合工具ISE Foundation對設計進行綜合、優(yōu)化,在ModelSim - SE 6.1g中進行時序仿真,并且最后在FPGA上實現.
          • 關鍵字: 多功能IP核  VHDL  ModelSim  

          基于FPGA的鍵盤輸入累計存儲IP核的設計與驗證

          • 基于FPGA設計了一款通用鍵盤IP核,該核主要實現對鍵盤輸入信號的計算與存儲功能,并在quartusⅡ環(huán)境下使用VHDL語言,采用自頂向下設計方式,編輯生成RTL原理圖,并做了相關的時序仿真驗證。經驗證此IP核具有較強的魯棒性和較高的反應速度,可作為基礎輸入模塊,為其他模塊提供有力控制輸入與數據支持。
          • 關鍵字: 鍵盤IP核  VHDL  FPGA  

          基于FPGA的QPSK調制解調的系統(tǒng)仿真

          • 本文針對傳統(tǒng)的四相移鍵控(QPSK)的調制解調方式提出一種基于高速硬件描述語言(VHDL)的數字式QPSK調制解調模型。這種新模型便于在目標芯片FPGA/CPLD上實現QPSK調制解調功能。文中介紹了QPSK調制解調的原理,并基于FPGA實現了QPSK調制解調電路。并給出了可編程邏輯器件FPGA的最新一代集成設計環(huán)境QuartusⅡ進行系統(tǒng)仿真的仿真結果。
          • 關鍵字: 四相移鍵控  VHDL  調制解調模型  

          基于FPGA的數字溫度測量儀設計

          • 溫度測量儀是一種常用的檢測儀器,文章中利用FPGA器件和DS18B20傳感器設計實現了一種數字溫度測量儀,用于室溫的檢測。該測量儀具有結構簡單、抗干擾能力強、精確性高、轉換速度快、擴展性好等優(yōu)點。
          • 關鍵字: 溫度傳感器  VHDL  FPGA  

          VHDL設計電路優(yōu)化問題

          • 近年來,隨著集成電路技術和EDA技術的不斷發(fā)展,集設計、模擬、綜合和測試功能為一體的VHDL語言,已作為IEEE標準化的硬件描述語言。因此,對VHDL設計中簡化電路結構,優(yōu)化電路設計的問題進行深入探討,很有必要。
          • 關鍵字: 電路優(yōu)化  VHDL  硬件描述  

          基于VHDL+FPGA的自動售貨機控制模塊的設計與實現

          • EDA技術是以計算機為工具完成數字系統(tǒng)的邏輯綜合、布局布線和設計仿真等工作。電路設計者只需要完成對系統(tǒng)功能的描述,就可以由計算機軟件進行系統(tǒng)處理,最后得到設計結果,并且修改設計方案如同修改軟件一樣方便。
          • 關鍵字: VHDL  EDA  FPGA  

          基于FPGA的VHDL語言電路優(yōu)化設計

          • 在VHDL語言電路優(yōu)化設計當中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內資源實現更多電路功能;速度優(yōu)化是指設計系統(tǒng)滿足一定的速度要求。
          • 關鍵字: 電路優(yōu)化設計  VHDL  FPGA  

          基于VHDL的洗衣機控制器的設計

          • 摘要:為降低設計成本,縮短設計周期,提出一種基于VHDL的洗衣機控制器的設計方案。該方案采用模塊化的設計思想,并使用狀態(tài)機完成控制模塊的設計。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設計、編譯和仿真,并在FPGA硬件
          • 關鍵字: 洗衣機控制器  狀態(tài)機  FPGA  VHDL  QuartusⅡ  

          CPLD實現GPIB控制器的設計

          • 作者:魏金成 牟濤1. 引言:1.1用 CPLD 實現 GPIB 控制芯片的意義綜觀現今市場上的測試儀器,不難發(fā)現 GPIB總線有重要的作用,在研制臺式測試儀器的時候,客戶幾乎均要求具備 GPIB接口。可是在實際研發(fā)過程中,卻發(fā)
          • 關鍵字: GPIB  CPLD  三線掛鉤  三態(tài)總線  VHDL  

          UART 16倍頻采樣的VHDL實現

          • 概述隨著電子設計自動化(EDA)技術的發(fā)展,可編程邏輯器件FPGA/CPLD已經在許多方面得到了廣泛應用,而UART(通用異步收發(fā)器) 是在數字通信和控制系統(tǒng)中廣泛使用的串行數據傳輸協議。因此越來越多用戶根據自己的需要,
          • 關鍵字: 16倍頻采樣  3倍頻采樣  VHDL  

          VHDL設計進階:邏輯綜合的原則以及可綜合的代碼設計風格

          • 4.5.1 always塊語言指導原則使用always塊進行可綜合的代碼設計時需要注意以下幾個問題。(1)每個always塊只能有一個事件控制“@(event-expression)”,而且要緊跟在always關鍵字后面。(2)always塊可以表示
          • 關鍵字: VHDL  進階  代碼設計  邏輯    

          用于VHDL的DRAM控制器設計

          • 80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導產品之一,已廣泛應用于電腦終端、程控交換和工控等領域。在該嵌入式微處理器片內,集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動產
          • 關鍵字: 80C186XL    CPLD    DRAM控制器    VHDL  

          基于CPLD/FPGA的VHDL語言電路優(yōu)化設計

          • 杜志傳,鄭建立(上海理工大學 醫(yī)療器械與食品學院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)
          • 關鍵字: VHDL  CPLD/FPGA  電路設計  優(yōu)化  

          CPLD電梯運行控制器VHDL

          • 西安航空職業(yè)技術學院 李軍法1 引言隨著社會的發(fā)展。使用電梯越來越普遍,已從原來只在商業(yè)大廈、賓館過渡到在辦公室、居民樓等多種建筑中,并且對電梯功能的要求也不斷提高,其相應控制方式也在不斷發(fā)生變化。電梯的
          • 關鍵字: CPLD  電梯  運行控制器  VHDL  
          共250條 4/17 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();