EEPW首頁(yè) >>
主題列表 >>
virtex-4
virtex-4 文章 進(jìn)入virtex-4技術(shù)社區(qū)
賽靈思發(fā)布世界最大容量FPGA
- 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )宣布推出首批 Virtex-7 2000T FPGA,這是利用68 億個(gè)晶體管打造的世界容量最大的可編程邏輯器件,為客戶提供了無(wú)與倫比的200 萬(wàn)個(gè)邏輯單元,相當(dāng)于 2,000 萬(wàn)個(gè) ASIC 門,專門針對(duì)系統(tǒng)集成、ASIC 替代以及 ASIC 原型和模擬仿真的市場(chǎng)需求。堆疊硅片互聯(lián) (SSI) 技術(shù)的應(yīng)用成就了賽靈思大容量FPGA,而2.5D IC堆疊技術(shù)的率先應(yīng)用, 使得賽靈思能夠?yàn)榭蛻籼峁﹥杀队谕惛?jìng)爭(zhēng)產(chǎn)品的容量并超越摩爾定律的發(fā)展速度
- 關(guān)鍵字: 賽靈思 Virtex-7 2000T FPGA
賽靈思Virtex-7 2000T背景資料
- 賽靈思現(xiàn)已向客戶推出世界最大容量的 FPGA:Virtex-7 2000T。這款包含 68 億個(gè)晶體管的FPGA具有 1,954,560 個(gè)邏輯單元,容量相當(dāng)于市場(chǎng)同類最大28nm FPGA 的兩倍。這是賽靈思采用臺(tái)積電 (TSMC) 28nm HPL工藝推出的第三款 FPGA,更重要的是,這也是世界第一個(gè)采用堆疊硅片互聯(lián) (SSI) 技術(shù)(該技術(shù)是賽靈思致力于實(shí)現(xiàn)3D IC 的方法)的商用FPGA(參見(jiàn) Xcell 雜志第 74 期的封面報(bào)道)。
- 關(guān)鍵字: 賽靈思 FPGA Virtex-7 2000T
Virtex-7 2000T與SSI技術(shù)常見(jiàn)問(wèn)題解答
- 賽靈思推出世界最大容量 FPGA,將業(yè)界晶體管數(shù)量紀(jì)錄翻了一番
- 關(guān)鍵字: 賽靈思 Virtex-7 2000T FPGA SSI
FAQ-Virtex-7HT常見(jiàn)問(wèn)題解答
- 1. 賽靈思將發(fā)布內(nèi)容是什么? 賽靈思將發(fā)布 Virtex-7 HT FPGA,該產(chǎn)品在單片 FPGA 中集成了業(yè)界最多數(shù)量的串行收發(fā)器—16個(gè) 28Gbps 和72個(gè) 13.1Gbps 串行收發(fā)器,能夠滿足 100Gbps 和 400Gbps 帶寬應(yīng)用的需要。如欲觀看賽靈思 28Gbps 收發(fā)器的演示視頻,請(qǐng)?jiān)L問(wèn):http://www.xilinx.com/cn/28gbps。 在該視頻中,信號(hào)完整性專家 Howard Johnson 博士對(duì) Virtex-7 HT FPGA 的 28Gbps
- 關(guān)鍵字: Xilinx Virtex-7 HT FPGA
基于IEEE1149.4的測(cè)試方法研究
- 根據(jù)混合信號(hào)邊界掃描測(cè)試的工作機(jī)制,提出了符合1149.4標(biāo)準(zhǔn)的測(cè)試方法,并用本研究室開(kāi)發(fā)的混合信號(hào)邊界掃描測(cè) ...
- 關(guān)鍵字: IEEE1149.4 測(cè)試方法
大眾將為1.4TSI發(fā)動(dòng)機(jī)加入汽缸休眠技術(shù)
- 大眾在引入缸內(nèi)直噴、分層燃燒和渦輪增壓等技術(shù)之后,將為直列四缸汽油機(jī)加入ZAS汽缸休眠(可變排量)技術(shù)進(jìn)一步降低油耗和排放。首款使用汽缸休眠技術(shù)的發(fā)動(dòng)機(jī)將是我們熟悉的1.4 TSI,大眾ZAS系統(tǒng)在低負(fù)荷和中等負(fù)荷工
- 關(guān)鍵字: 1.4 TSI 大眾 發(fā)動(dòng)機(jī)
Gbps無(wú)線基站設(shè)計(jì)中Virtex-5FPGA的應(yīng)用
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: Virtex-5FPGA Gbps 無(wú)線通信基站 可重配置
28Gbps串行收發(fā)器賽靈思產(chǎn)業(yè)首演
- 提起《高速數(shù)字設(shè)計(jì)》(黑魔書)的作者Howard Johnson,估計(jì)工程師無(wú)人不曉,此公這本書被全球公認(rèn)為信號(hào)完整性天書!在中國(guó),幾乎每個(gè)硬件工程師都下載過(guò)他的這本著作,這個(gè)高速信號(hào)設(shè)計(jì)大牛30年前的還是一電視修理工,之后用了9年時(shí)間完成了從學(xué)士到碩士到博士的學(xué)歷教育,他發(fā)明了語(yǔ)音壓縮算法,參與了以太網(wǎng)標(biāo)準(zhǔn)的制訂,我們今天享受到的高速以太網(wǎng)和千兆以太網(wǎng)都有他的功勞,作為一個(gè)高速信號(hào)權(quán)威,Howard Johnson的評(píng)論無(wú)疑決定著一個(gè)器件的應(yīng)用前景,近日,Howard Johnson博士在賽靈思官網(wǎng)
- 關(guān)鍵字: 賽靈思 FPGA Virtex-7
基于Virtex-5FPGA的Gbps無(wú)線通信基站的設(shè)計(jì)
- 基于Virtex-5FPGA的Gbps無(wú)線通信基站的設(shè)計(jì),本文基于Virtex-5FPGA設(shè)計(jì)面向未來(lái)移動(dòng)通信標(biāo)準(zhǔn)的Gbps無(wú)線通信基站系統(tǒng),具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復(fù)雜信號(hào)處理算法,實(shí)現(xiàn)1Gbps速率的無(wú)線通信。引言隨著集成電路(IC)技術(shù)進(jìn)入深亞微米時(shí)代
- 關(guān)鍵字: 基站 設(shè)計(jì) 無(wú)線通信 Gbps Virtex-5FPGA 基于
后28nm時(shí)代FPGA尋求架構(gòu)軟件變革
- FPGA可謂摩爾定律最堅(jiān)定不移的“執(zhí)行者”,F(xiàn)PGA供應(yīng)商爭(zhēng)搶技術(shù)制高點(diǎn)的戰(zhàn)火蔓延到了28nm工藝節(jié)點(diǎn)一年有余,進(jìn)程亦不斷“提速”。賽靈思(Xilinx)于近日公開(kāi)展示了已經(jīng)開(kāi)始出貨的全球第一批28nm Kintex-7 FPGA樣片和評(píng)估板。 多重創(chuàng)新拓展應(yīng)用 與28nm“接軌”并不如想象中的那么容易,高性能和低功耗必須有所取舍,而Altera和賽靈思的選擇是“各執(zhí)一端”。Altera 28n
- 關(guān)鍵字: 賽靈思 FPGA Virtex-7
賽靈思首次在28Gbps收發(fā)器技術(shù)上大幅領(lǐng)先對(duì)手
- 2010年11月19日-28nm FPGA實(shí)現(xiàn)的28Gbps串行收發(fā)器(Serdes)競(jìng)爭(zhēng)格局今天出現(xiàn)了戲劇性的變化,一直落在后頭的賽靈思公司(Xilinx)突然高調(diào)宣布推出具有16個(gè)28Gbps串行收發(fā)器的Virtex-7 HT FPGA,并宣稱無(wú)論在28Gbps Serdes數(shù)量、帶寬、邏輯門數(shù)和存儲(chǔ)器容量指標(biāo)上都已大幅領(lǐng)先其主要競(jìng)爭(zhēng)對(duì)手。 Xilinx公司Serial IO高級(jí)產(chǎn)品市場(chǎng)經(jīng)理Panch Chandrasekaran說(shuō):“盡管我們的主要競(jìng)爭(zhēng)對(duì)手在新聞稿中對(duì)外宣稱
- 關(guān)鍵字: 賽靈思 FPGA Virtex-7
基于SD卡的Virtex FPGA 配置方案
- 本文首先簡(jiǎn)略介紹了幾種當(dāng)前對(duì)Virtex 系列FPGA 進(jìn)行配置的方式和其不足之處, 在此基礎(chǔ)上提出了一種使用微處理器讀取SD 卡中的配置數(shù)據(jù),并通過(guò)SELECTMAP 接口 對(duì)FPGA 進(jìn)行配置的方案,并輔以電路圖和工作流程圖,以及配置數(shù)據(jù)在SD 卡中的存儲(chǔ)方 式進(jìn)行說(shuō)明。采用此配置方案可以使產(chǎn)品更新只涉及到修改SD 卡中的數(shù)據(jù),方便靈活,有 利于降低大規(guī)模產(chǎn)品升級(jí)時(shí)的成本,適用于通信、工控等多個(gè)領(lǐng)域。
- 關(guān)鍵字: Virtex FPGA SD卡 方案
基于FPGA的SPI4.2接口設(shè)計(jì)
- 1.引言SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定義的局部高速總線標(biāo)準(zhǔn),用于 PHY層芯片到鏈路層芯片的 10Gbps信號(hào)傳輸。主要應(yīng)用有 OC-192 ATM、Packet over SONET/SDH(POS)
- 關(guān)鍵字: FPGA 4.2 SPI 接口設(shè)計(jì)
virtex-4介紹
您好,目前還沒(méi)有人創(chuàng)建詞條virtex-4!
歡迎您創(chuàng)建該詞條,闡述對(duì)virtex-4的理解,并與今后在此搜索virtex-4的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)virtex-4的理解,并與今后在此搜索virtex-4的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473