<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> virtex-5fpga

          浮點:用 FPGA 嵌入式處理器實現(xiàn)您的構想

          •   在采用數(shù)值處理技術創(chuàng)建嵌入式應用時,通常以整數(shù)或定點表示法來確保算術運算盡量簡單,這一點至關重要。因其不僅有助于使成本和功耗降至最低,而且還能盡可能地加速硬件部署。   FPGA 非常適用于執(zhí)行定點運算,并能在邏輯或基于軟件或硬件處理器的實施方案中創(chuàng)建高度并行的數(shù)據(jù)路徑解決方案。Virtex®-5 FPGA 產(chǎn)品系列中 FXT 系列的最新硬件處理器 Xilinx® PowerPC® 440 可提供超標量功能,讓用戶能夠對器件編程,使其以高達 550 MHz 的時鐘速率并行執(zhí)行
          • 關鍵字: xilinx  FPGA  Virtex  PowerPC  

          賽靈思亞太聯(lián)盟計劃成員開展目標設計平臺合作

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. )聯(lián)盟計劃成員(APAC Xilinx Alliance Program Members),是賽靈思作為 FPGA行業(yè)領導廠商實施目標設計平臺戰(zhàn)略的關鍵。賽靈思目標設計平臺戰(zhàn)略致力于幫助客戶縮短在應用基礎架構上花費的時間,而把精力更多地集中在為其電子系統(tǒng)賦予獨特的設計價值。近期賽靈思亞太聯(lián)盟合作伙伴峰會活動在深圳的成功舉辦,意味著其亞太地區(qū)的設計服務提供商和開發(fā)板廠商與賽靈思已經(jīng)在密切合作,為確??蛻舨捎眯乱淮?FPGA實現(xiàn)商業(yè)成功做
          • 關鍵字: Xilinx  FPGA  Virtex-6  40nm  

          Xilinx廣播產(chǎn)品大幅降低串行數(shù)字接口成本與功耗

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. )日前在2009 年國際廣播電視博覽會 (IBC2009) 上展示了串行連接領域的最新開發(fā)成果,這些技術可顯著降低串行數(shù)字接口的成本和功耗,并有助于全新 DisplayPort 和 Ethernet AVB協(xié)議的快速采用。賽靈思廣播連接目標設計平臺是上述創(chuàng)新成果的核心,該平臺不僅可簡化全套廣播音視頻接口解決方案的開發(fā),而且在同一可編程產(chǎn)品中能同時支持標清 (SD)、高清 (HD) 和 3G-SDI 等標準,從而有助于加速產(chǎn)品上市進程,
          • 關鍵字: Xilinx  串行連接  DisplayPort  Ethernet  Virtex  

          Xilinx宣布推出 ISE 設計套件11.3 版本軟件

          •   全球可編程邏輯解決方案領導廠商賽靈思公司 (Xilinx, Inc. ) 日前宣布推出 ISE® 設計套件11.3 版本軟件,為Virtex®-6 HXT FPGA 設計提供支持。Virtex®-6 HXT FPGA 專為40G/100G 有線通信和數(shù)據(jù)通信而優(yōu)化,為超高帶寬系統(tǒng)的設計人員提供線速超過 11Gbps的串行接口技術。ISE 設計套件 11.3 版本的推出,使設計人員得以利用涵蓋整個主流、高端以及超高端串行設計應用的所有連接領域內(nèi)帶有串行收發(fā)器的 FPGA產(chǎn)品。
          • 關鍵字: Xilinx  Virtex  ISE  設計套件  

          TI將數(shù)字電源管理成功應用于新一代Xilinx FPGA設計

          •   日前,德州儀器 (TI) 宣布,Xilinx 在其最新 Virtex®-6 ML605 現(xiàn)場可編程門陣列 (FPGA) 評估套件中采用 TI 電源管理技術簡化電源設計。TI Fusion Digital Power™ 控制器可為 FPGA 用戶提供高級電源管理功能以及高度的設計靈活性,可實時監(jiān)控電源系統(tǒng)的工作情況。   Xilinx 平臺市場營銷總監(jiān) Brent Przybus 指出:“隨著 FPGA 設計的日益復雜化,具有精確電流監(jiān)控功能的智能電源管理解決方案的需求
          • 關鍵字: TI  Virtex  FPGA  電源管理  

          賽靈思目標設計平臺方案獲行業(yè)高度認可

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. ) 今天宣布,在8月28日成都舉辦的“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”上,《中國電子報》把“2009 FPGA最佳產(chǎn)品獎”授予賽靈思目標設計平臺(Target Design Platform, 簡稱TDP),對該平臺在幫助客戶大幅縮短研發(fā)周期,輕松實現(xiàn)創(chuàng)新設計并大大增強客戶競爭力方面的突出優(yōu)勢,給予了充分的肯定。   “賽靈思公司推出的目標設計平臺,給FPGA產(chǎn)品賦予了新
          • 關鍵字: Xilinx  FPGA  Virtex-6  DSP  Spartan-6  

          賽靈思兩項產(chǎn)品獲2009 EDN China創(chuàng)新獎提名

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. ) 今天宣布在IDG集團下屬權威電子雜志《電子設計技術》(EDN China)正在舉辦的2009年度創(chuàng)新獎評選中,其40nm 高性能Virtex?-6 FPGA 系列與目標設計平臺從數(shù)百項報名產(chǎn)品中脫穎而出,雙雙獲得提名進入最后入圍產(chǎn)品。   “賽靈思目標設計平臺獲得這一電子業(yè)界著名獎項的提名,再一次充分證明電子業(yè)界越來越重視推動FPGA進入主流系統(tǒng)開發(fā)的新方法的需求。” 賽靈思公司產(chǎn)品與解決方案管理
          • 關鍵字: Xilinx  Virtex  40nm  目標設計平臺  

          賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標準

          •   全球可編程邏輯解決方案領導廠商賽靈思公司今天宣布其最新一代Virtex®-6 FPGA系列兼容PCI Express® 2.0標準,與前一代產(chǎn)品系列相比功耗降低50%,與競爭產(chǎn)品相比性能提高15%。在Virtex-6 FPGA中集成的第二代PCIe®模塊已經(jīng)通過了1-8通道配置的PCI-SIG PCI Express 2.0版本兼容性與互操作性測試,進一步豐富了賽靈思及其支持廣泛采用的串行互連標準的聯(lián)盟成員的設計資源。這一重大的里程碑事件有望加速高帶寬PCIe 2.0系統(tǒng)在通信
          • 關鍵字: Xilinx  Virtex  FPGA  ISE  

          聯(lián)電65納米曝良率問題 Xilinx受損

          •   繼臺積電傳出40納米制程出現(xiàn)良率問題,聯(lián)電客戶端FPGA(Field Programmable Gate Array)芯片業(yè)者賽靈思(Xilinx),亦傳出因65納米制程良率問題,導致高階產(chǎn)品Virtex-5大缺貨,且可能要到9月才能獲得解決。臺積電、聯(lián)電先后在40納米、65納米出狀況,顯示晶圓代工廠宣告已成熟的先進制程技術,恐怕還是距離客戶期待有一段差距,由于晶圓廠跟不上出貨腳步,不僅讓賽靈思急得跳腳,甚至迫使其調降財測。不過,聯(lián)電對此并未發(fā)表評論。   近期半導體業(yè)界最熱門話題,就是晶圓代工廠與
          • 關鍵字: Xilinx  65納米  Virtex-5  40納米  

          可編程技術勢在必行,一觸即發(fā)

          • 設計師們最有發(fā)言權,他們認為二十一世紀最具決定性的集成電路技術就是現(xiàn)場可編程門陣列(FPGA),而傳統(tǒng)門陣列和結...
          • 關鍵字: 可編程技術  FPGA  ASSP  Virtex-6  Spartan-6  

          可編程邏輯不僅已是大勢所趨,而且勢不可擋

          賽靈思交付行業(yè)首個目標設計平臺

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. )今天宣布,致力于加速基于Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 片上系統(tǒng) (SoC) 解決方案開發(fā)的賽靈思基礎目標設計平臺隆重推出。這款基礎級目標設計平臺在完全集成的評估套件中融合了 ISE? 設計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發(fā)時間,從而集中工程設計資源以提高產(chǎn)品差異化。
          • 關鍵字: Xilinx  Virtex  Spartan  FPGA  SoC  ISE  

          行業(yè)首個目標設計平臺加速下一代系統(tǒng)開發(fā)

          •   “安富利(Avnet) 公司長期以來一直致力于賽靈思開發(fā)板的設計,我們非常榮幸能夠利用賽靈思目標設計平臺將我們雙方的合作推至新的水平。基于標準實施的這些新型平臺, 配合 FMC 連接器與可擴展的子卡,成就了整個生態(tài)系統(tǒng)的雙贏合作。這不僅使我們能夠推出更豐富的賽靈思開發(fā)板及套件,同時還可使我們雙方共同的客戶能夠在 Spartan-6 與 Virtex-6 目標設計平臺之間獲得更加豐富的選擇以及更高的互操作性。”   ── Jim Beneke,安富利電子全球技術市場營銷副總裁
          • 關鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  

          Xilinx宣布隆重推出賽靈思基礎目標設計平臺

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc.? )今天宣布隆重推出賽靈思基礎目標設計平臺, 致力于加速基于其Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 的片上系統(tǒng) (SoC) 解決方案的開發(fā)。這款基礎級目標設計平臺在完全集成的評估套件中融合了 ISE? 設計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發(fā)時間,從而集中工程設計資源
          • 關鍵字: Xilinx  Virtex  Spartan.FPGA  SoC  

          賽靈思積極推動中美兩國下一代工程師培養(yǎng)與文化交流

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. )今天宣布成為北京大學(北大)與美國加州大學洛杉機分校(UCLA)新成立的科學與工程聯(lián)合研究學院的首家贊助企業(yè)。本周在北京大學舉辦的研究學院成立儀式上, 北大校長周其鳳院士與UCLA校長Gene Block教授共同簽署了合作協(xié)議,相關政府官員、業(yè)界領導和學術界專家共同參加了簽字儀式。   新成立的科學與工程聯(lián)合研究學院致力于為兩所大學的多學科合作研究提供大力支持。除了工程實驗室合作,兩校師生還將通過兩校共同制定的教學大綱、實戰(zhàn)操作培
          • 關鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  
          共187條 9/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();