<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> virtex-6

          NS模塊確保Xilinx的視頻電路具超低抖動時鐘

          • 2008年9月12日,美國國家半導(dǎo)體公司(NationalSemiconductorCorporation)宣布推出一款可支持XilinxML571...
          • 關(guān)鍵字: Xilinx  ML571  Virtex-5  LXT  FPGA  超低  抖動  時鐘  

          利用Virtex-5 FPGA實現(xiàn)最低功耗解決方案

          •   過渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來的優(yōu)勢:低成本、高性能和更強的邏輯能力。盡管這些優(yōu)勢能夠為高級系統(tǒng)設(shè)計帶來激動人心的機會,但65納米工藝節(jié)點本身也帶來了新的挑戰(zhàn)。例如,在為產(chǎn)品選擇FPGA時,功耗的考慮變得越來越重要。很可能下一代設(shè)計會需要在功耗預(yù)算不變(或更小)的情況下,集成更多的特性和實現(xiàn)更高的性能。   本文將分析功耗降低所帶來的益處,還將介紹Virtex-5器件中所采用的多種技術(shù)和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不犧牲性能。   降低功耗的好處   
          • 關(guān)鍵字: FPGA  低功耗  Virtex-5  靜態(tài)功耗  動態(tài)功耗  

          Virtex-5 FXT平臺背景資料

          • Virtex-5 FXT平臺是唯一結(jié)合了業(yè)界標準的550MHz PowerPC® 440嵌入式處理器內(nèi)核、DSP和高速串行I/O功能的FPGA,其無與倫比的系統(tǒng)集成度可更好地支持通信、音頻視頻廣播、軍事和航空、工業(yè)、科學(xué)以及醫(yī)療市場中的高性能應(yīng)用。
          • 關(guān)鍵字: Virtex  FXT  背景    

          賽靈思正式發(fā)布Virtex-5 FXT FPGA

          • 65nm Virtex-5系列FPGA第四款平臺集成了PowerPC 440處理器模塊、 GTX高速收發(fā)器,以及超過190 GMACs的DSP性能
          • 關(guān)鍵字: Virtex-5 FXT FPGA 賽靈思 65納米  

          利用Virtex-5系統(tǒng)監(jiān)控器加強系統(tǒng)管理和診斷

          •   電信行業(yè)要求具有很高的服務(wù)可用性-正如你一拿起電話就希望聽到撥號音一樣。隨著寬帶服務(wù)提供商爭相進入音頻和視頻領(lǐng)域(伴隨所謂的"三重播放"的展開),用戶期望他們可以在這些領(lǐng)域?qū)崿F(xiàn)同樣的高可用性。   高可用性只能通過為構(gòu)成系統(tǒng)的硬件提供冗余性來實現(xiàn)。然而,為了有效管理這種冗余,系統(tǒng)必須能夠監(jiān)控自己的運行狀態(tài),如果發(fā)生故障,系統(tǒng)必須在用戶覺察到任何故障停機之前切換到備用硬件。對物理環(huán)境的密切監(jiān)控,讓運營商可以在發(fā)生任何部件故障時采取積極行動。這涉及到監(jiān)控機架內(nèi)部的物理環(huán)境,利用各種傳
          • 關(guān)鍵字: Virtex-5 Xilinx   

          安富利在亞洲發(fā)布全新的Virtex-5 開發(fā)工具套件

          •   安富利公司 旗下安富利電子元件部發(fā)布Xilinx? VirtexTM-5 LXT/SXT 開發(fā)工具套件,這種完整的開發(fā)平臺可用來設(shè)計和驗證基于Xilinx Virtex-5 LXT 和 SXT 系列現(xiàn)場可編程邏輯陣列(FPGA)器件的應(yīng)用。   新開發(fā)套件支持LX50T、LX110T、SX50T或SX95T VirtexTM-5器件,應(yīng)用全球首個65nm FPGA系列的先進特性。套件的功能包括:   支持PCIe x8終端   兩個10/100/1GB以太網(wǎng)PHY   兩個SFP模式連
          • 關(guān)鍵字: 安富利 Xilinx Virtex-5   

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          • ??? 二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。 ??? 在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂"失之東隅,收之桑榆";由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,
          • 關(guān)鍵字: DSP Virtex-5 SXT  

          Xilinx宣布Virtex-5 SXT全線產(chǎn)品量產(chǎn)

          •   賽靈思公司宣布面向數(shù)字信號處理(DSP)優(yōu)化的Virtex?-5 SXT系列全線產(chǎn)品實現(xiàn)量產(chǎn)。這些產(chǎn)品是Xilinx? XtremeDSP? 解決方案的一部分,該解決方案包括開發(fā)套件、設(shè)計軟件、IP和參考設(shè)計。Virtex-5 SXT平臺器件針對高性能而優(yōu)化,能夠為包括無線、測試和測量以及國防應(yīng)用在內(nèi)的眾多應(yīng)用提供超過350 GMACs的定點運算性能,并為諸如醫(yī)療影像等應(yīng)用提供高達82.5 GFLOPS的浮點DSP性能。   65nm Virtex-5 SXT系列
          • 關(guān)鍵字: 賽靈思 DSP Virtex-5 SXT   

          實現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

          利用Virtex-5 SXT的高性能DSP解決方案

          • Xilinx Virtex-5 SXT FPGA 平臺提供了獨特的單芯片解決方案,充分利用大規(guī)模并行計算達到超高性能,同時將功耗降到最低。
          • 關(guān)鍵字: Virtex  SXT  DSP  性能    

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          •   二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。   在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂“失之東隅,收之桑榆”;由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,乘法器和加法器的實施越來越高效。1998 年,Xilinx 順理成章推出了第一個集成于
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DSP  Virtex-5  嵌入式  

          利用Virtex-5 FPGA降低功耗

          • 在本文中,我將分析功耗降低所帶來的好處。還將介紹 Virtex-5 器件中所使用的多種技術(shù)和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不會在性能上有任何折扣。

          • 關(guān)鍵字: Virtex  FPGA  低功耗    

          賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實現(xiàn)量產(chǎn)

          •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來,賽靈思目前已向市場發(fā)售了三款平臺(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。   賽靈思公司高級產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
          • 關(guān)鍵字: 65nm  FPGA  VIRTEX-5  單片機  嵌入式系統(tǒng)  賽靈思  

          日立KP系列工業(yè)相機采用賽靈思65NM VIRTEX-5 LX平臺

          •   賽靈思公司宣布日立國際電氣(Hitachi Kokusai Electric)公司生產(chǎn)的KP系列工業(yè)相機選用了賽靈思公司的65nm Virtex™-5 LX FPGA器件。越來越多的工業(yè)網(wǎng)絡(luò)生產(chǎn)商一樣,日立國際電氣意識到賽靈思公司高性能Virtex-5 FPGA的密度和功耗優(yōu)勢能夠為其提供終極的設(shè)計靈活性和更快的產(chǎn)品上市時間。   日立國際電氣公司最新的高分辨率快幀速率KP系列(七種類型,14個型號)產(chǎn)品圖像質(zhì)量好、效率高并且速度快。由于其尺寸小,易于安裝和使用,因此該系列產(chǎn)品適用于廣
          • 關(guān)鍵字: KP系列  VIRTEX-5  單片機  工業(yè)相機  嵌入式系統(tǒng)  日立  賽靈思  

          利用Virtex-5 FPGA實現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯嶋H客戶設(shè)計的基準將說明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統(tǒng)  
          共187條 11/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();