<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> virtex-6

          東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件

          • 兩款由日本東芝與臺(tái)灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內(nèi)部結(jié)構(gòu) 分析報(bào)告現(xiàn)已接受客戶訂購 Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個(gè)元件樣本。其中一款元件由數(shù)位消費(fèi)市場(chǎng)65納米技術(shù)的領(lǐng)導(dǎo)廠商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺(tái)灣聯(lián)華電子制造,亦是Xilinx過去10多年來的主要晶圓代工伙伴。Chipwo
          • 關(guān)鍵字: 65納米  FPGA  Virtex-5  Xilinx  單片機(jī)  東芝  聯(lián)華  嵌入式系統(tǒng)  

          賽靈思XtremeDSP開發(fā)工具降低功耗

          • 賽靈思XtremeDSP開發(fā)工具降低功耗并擴(kuò)展Virtex-5 DSP應(yīng)用的性能 AccelDSP及System Generator for DSP 8.2版本工具支持65nm Virtex-5 LX及LXT FPGA 賽靈思公司宣布其8.2 版本的XtremeDSP™開發(fā)工具上市。這些工具包括System Generator for DSP及AccelDSP™,
          • 關(guān)鍵字: DSP  Virtex-5  XtremeDSP  單片機(jī)  開發(fā)工具  嵌入式系統(tǒng)  賽靈思  

          2006年11月8日,Xilinx和Altera發(fā)布65nm工藝的FPGA

          •   Xilinx在5月16日發(fā)布了Virtex-5系列FPGA,可以提供330 000個(gè)邏輯單元和1200個(gè)用戶I/O,邏輯性能比上一代Virtex-4平均提高30%。   Altera公司在11月8日正式發(fā)布65nm工藝的Stratix III系列FPGA。與Stratix II相比,Stratix III的功耗降低了50%,性能提高了25%,密度是其兩倍。在解決低功耗問題上,Stratix III FPGA采用了可編程功耗技術(shù)和可選內(nèi)核電壓技術(shù)。但目前只有Xilinx可以提供樣片,Altera將在2
          • 關(guān)鍵字: Xilinx  FPGA  Virtex  

          微軟全球上市第六代Windows Embedded CE 6.0

          • 業(yè)內(nèi)領(lǐng)先的商業(yè)嵌入式軟件開放共享源核心組件 整合Visual Studio 2005同步登場(chǎng) 微軟公司宣布其最新的嵌入式平臺(tái)Windows® Embedded CE 6.0正式上市。作為業(yè)內(nèi)領(lǐng)先的軟件工具,Windows Embedded CE 6.0將為多種設(shè)備構(gòu)建實(shí)時(shí)操作系統(tǒng),例如:互聯(lián)網(wǎng)協(xié)議(IP)機(jī)頂盒、全球定位系統(tǒng)(GPS)、無線投影儀,以及各種工業(yè)自動(dòng)化、消費(fèi)電子以及醫(yī)療設(shè)備等。 在Windows 
          • 關(guān)鍵字: 6.0  CE  Embedded  單片機(jī)  第六代Windows  嵌入式系統(tǒng)  微軟  消費(fèi)電子  消費(fèi)電子  

          微軟宣布Windows® Embedded CE 6.0正式上市

          •   微軟公司宣布其最新的嵌入式平臺(tái)Windows® Embedded CE 6.0正式上市。作為業(yè)內(nèi)領(lǐng)先的軟件工具,Windows Embedded CE 6.0將為多種設(shè)備構(gòu)建實(shí)時(shí)操作系統(tǒng),例如:互聯(lián)網(wǎng)協(xié)議(IP)機(jī)頂盒、全球定位系統(tǒng)(GPS)、無線投影儀,以及各種工業(yè)自動(dòng)化、消費(fèi)電子以及醫(yī)療設(shè)備等。    在Windows Embedded誕生十周年之際,微軟將首次在“共享源計(jì)劃(Microsoft®&nb
          • 關(guān)鍵字: 6.0  CE  Embedded  Windows®    單片機(jī)  嵌入式平臺(tái)  嵌入式系統(tǒng)  上市  通訊  網(wǎng)絡(luò)  微軟  無線  消費(fèi)電子  消費(fèi)電子  

          2006年,賽靈思推出業(yè)內(nèi)首款帶有 Virtex-5 系列的 65nm FPGA

          •   2006年,賽靈思 推出業(yè)內(nèi)首款帶有 Virtex-5 系列的 65nm FPGA - 業(yè)內(nèi)性能最高的 FPGA。
          • 關(guān)鍵字: 賽靈思  Virtex-5  FPGA  

          XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件

          • 進(jìn)一步擴(kuò)展 65-NM VIRTEX-5 FPGA性能優(yōu)勢(shì) 新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號(hào)完整性分析能力  賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
          • 關(guān)鍵字: 65nm  FPGA  ISE  PlanAhead  Virtex-5  Xilinx  單片機(jī)  嵌入式系統(tǒng)  賽靈思  通訊  網(wǎng)絡(luò)  無線  

          單片機(jī)監(jiān)控程序的實(shí)現(xiàn)

          •   摘 要 首先分析了單片機(jī)(80C196為例)監(jiān)控程序的實(shí)現(xiàn);介紹了在Win98平臺(tái)使用VisualC++6.0實(shí)現(xiàn)串行通信,以及如何利用串行通信將匯編后的二進(jìn)制用戶程序發(fā)送至單片機(jī)執(zhí)行。  關(guān)鍵詞 API函數(shù) 串行通信 VisualC++6.0 單片機(jī)  1 引 言   在調(diào)試單片機(jī)應(yīng)用系統(tǒng)時(shí),需要反復(fù)地修改用戶程序,為了避免頻繁地使用編程器寫存儲(chǔ)芯片,可以編制單片機(jī)監(jiān)控程序,單片機(jī)的監(jiān)控程序接收來自PC機(jī)的用戶程序,PC機(jī)向單片機(jī)發(fā)送用戶程序。 2 用戶程序格
          • 關(guān)鍵字: API函數(shù)  VisualC++6.0  測(cè)量  測(cè)試  串行通信  單片機(jī)  

          2006年5月16日,Xilinx發(fā)布了Virtex-5系列FPGA

          •   Xilinx在5月16日發(fā)布了Virtex-5系列FPGA,可以提供330 000個(gè)邏輯單元和1200個(gè)用戶I/O,邏輯性能比上一代Virtex-4平均提高30%。
          • 關(guān)鍵字: Xilinx  Virtex  

          XILINX 推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級(jí)解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì)上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: VIRTEX  FPGA  XILINX  模擬技術(shù)  

          XILINX推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級(jí)解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì)上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

          科利登推兩款端對(duì)端6.4Gbps高速芯片

          •   科利登系統(tǒng)(Credence Systems)日前推出兩款新的6.4Gbps高速芯片測(cè)試產(chǎn)品。在Sapphire S平臺(tái)上,這一系列選件的任意組合能夠靈活配置,為用戶提供一個(gè)完整的成本優(yōu)化的端對(duì)端式解決方案,滿足產(chǎn)品調(diào)試,工程驗(yàn)證分析和量產(chǎn)測(cè)試整個(gè)流程的需要。    D-6436主要針對(duì)于高達(dá)6.4Gbps速度的芯片調(diào)試和量產(chǎn)測(cè)試而設(shè)計(jì),其通道數(shù)量密度和相對(duì)的成本優(yōu)勢(shì)都領(lǐng)先于業(yè)界的同類產(chǎn)品。D-6408支持優(yōu)化的芯片特征參數(shù)分析和新產(chǎn)品驗(yàn)證。   該芯片采用了SERDES
          • 關(guān)鍵字: 6.4Gbps  高速芯片  科利登  

          1998年,賽靈思推出 Virtex FPGA 系列

          •   1998年,賽靈思推出 Virtex FPGA 系列。這向 FPGA 架構(gòu)邁了一大步,并為公司開辟了新市場(chǎng)。迄今為止,Virtex 是賽靈思的主要收入來源。
          • 關(guān)鍵字: 賽靈思  FPGA   Virtex  
          共463條 31/31 |‹ « 22 23 24 25 26 27 28 29 30 31

          virtex-6介紹

          您好,目前還沒有人創(chuàng)建詞條virtex-6!
          歡迎您創(chuàng)建該詞條,闡述對(duì)virtex-6的理解,并與今后在此搜索virtex-6的朋友們分享。    創(chuàng)建詞條

          熱門主題

          Virtex-6    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();