<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> virtex-ii系列

          NI LabVIEW Virtex-5 FPGA具有哪些技術(shù)優(yōu)勢?

          • Virtex-5 FPGA架構(gòu)經(jīng)優(yōu)化,可利用LabVIEW FPGA模塊中的單周期定時循環(huán)更快速、更有效地運(yùn)行。實(shí)現(xiàn)FPGA芯片內(nèi)部的數(shù)字邏輯的基本構(gòu)建模塊被稱為slice,每個slice由多個觸發(fā)器和查詢表(LUT)組成。上一代的Virtex-II FP
          • 關(guān)鍵字: LabVIEW  Virtex  FPGA  NI    

          基于Virtex-6 PCIE核的DMA控制器設(shè)計

          • 應(yīng)用于PCIE總線的DMA方式有兩種:系統(tǒng)(system)DMA和總線主控(bus master)DMA。系統(tǒng)DMA比較少見,并且只有較少的北橋芯片和操作系統(tǒng)支持其應(yīng)用;總線主控DMA是PCIE系統(tǒng)目前為止最常用的控制方式。本文參考了Xilinx的應(yīng)用設(shè)計:應(yīng)用于Virtex-6 FPGA PCIE核的DMA設(shè)計不完整,缺少數(shù)據(jù)FIFO,且復(fù)位后只能完成一次中斷的讀寫;應(yīng)用于Virtex-5 FPGA PCIE核的DMA設(shè)計,可以實(shí)現(xiàn)ML555開發(fā)板上DDR2內(nèi)存與PC端內(nèi)存間數(shù)據(jù)交換。但應(yīng)用于Virte
          • 關(guān)鍵字: DMA  Virtex-6  

          基于Virtex-4的DCM動態(tài)重配置設(shè)計

          • Virtex-4系列FPGA是Xilinx公司推出的新一代大容量、高性能的FPGA。在Virtex-4系列FPGA內(nèi)部最多集成了20個時鐘管理器DCM模塊,DCM提供了一個完整的可以供片內(nèi)和片外使用的時鐘發(fā)生器。DCM使用完全數(shù)字延遲線技術(shù),允許高精度地控制時鐘的相位和頻率;使用完全的數(shù)字反饋系統(tǒng),可以動態(tài)補(bǔ)償由于溫度和電壓偏移引起的時鐘相位和頻率的偏差。DCM主要具有以下四個基本功能:數(shù)字時鐘同步、數(shù)字頻率合成、數(shù)字相位移動、動態(tài)重配置。
          • 關(guān)鍵字: DCM  Virtex-4  

          基于Virtex-5 FPGA的Gbps通信基站設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: Virtex-5  FPGA  Gbps  無線通信基站  

          賽靈思發(fā)布世界最大容量FPGA

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )宣布推出首批 Virtex-7 2000T FPGA,這是利用68 億個晶體管打造的世界容量最大的可編程邏輯器件,為客戶提供了無與倫比的200 萬個邏輯單元,相當(dāng)于 2,000 萬個 ASIC 門,專門針對系統(tǒng)集成、ASIC 替代以及 ASIC 原型和模擬仿真的市場需求。堆疊硅片互聯(lián) (SSI) 技術(shù)的應(yīng)用成就了賽靈思大容量FPGA,而2.5D IC堆疊技術(shù)的率先應(yīng)用, 使得賽靈思能夠為客戶提供兩倍于同類競爭產(chǎn)品的容量并超越摩爾定律的發(fā)展速度
          • 關(guān)鍵字: 賽靈思  Virtex-7 2000T FPGA  

          賽靈思Virtex-7 2000T背景資料

          • 賽靈思現(xiàn)已向客戶推出世界最大容量的 FPGA:Virtex-7 2000T。這款包含 68 億個晶體管的FPGA具有 1,954,560 個邏輯單元,容量相當(dāng)于市場同類最大28nm FPGA 的兩倍。這是賽靈思采用臺積電 (TSMC) 28nm HPL工藝推出的第三款 FPGA,更重要的是,這也是世界第一個采用堆疊硅片互聯(lián) (SSI) 技術(shù)(該技術(shù)是賽靈思致力于實(shí)現(xiàn)3D IC 的方法)的商用FPGA(參見 Xcell 雜志第 74 期的封面報道)。
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7 2000T  

          Virtex-7 2000T與SSI技術(shù)常見問題解答

          • 賽靈思推出世界最大容量 FPGA,將業(yè)界晶體管數(shù)量紀(jì)錄翻了一番
          • 關(guān)鍵字: 賽靈思  Virtex-7 2000T FPGA  SSI  

          FAQ-Virtex-7HT常見問題解答

          • 1. 賽靈思將發(fā)布內(nèi)容是什么?   賽靈思將發(fā)布 Virtex-7 HT FPGA,該產(chǎn)品在單片 FPGA 中集成了業(yè)界最多數(shù)量的串行收發(fā)器—16個 28Gbps 和72個 13.1Gbps 串行收發(fā)器,能夠滿足 100Gbps 和 400Gbps 帶寬應(yīng)用的需要。如欲觀看賽靈思 28Gbps 收發(fā)器的演示視頻,請訪問:http://www.xilinx.com/cn/28gbps。 在該視頻中,信號完整性專家 Howard Johnson 博士對 Virtex-7 HT FPGA 的 28Gbps
          • 關(guān)鍵字: Xilinx  Virtex-7 HT FPGA  

          Gbps無線基站設(shè)計中Virtex-5FPGA的應(yīng)用

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: Virtex-5FPGA  Gbps  無線通信基站  可重配置  

          28Gbps串行收發(fā)器賽靈思產(chǎn)業(yè)首演

          •   提起《高速數(shù)字設(shè)計》(黑魔書)的作者Howard Johnson,估計工程師無人不曉,此公這本書被全球公認(rèn)為信號完整性天書!在中國,幾乎每個硬件工程師都下載過他的這本著作,這個高速信號設(shè)計大牛30年前的還是一電視修理工,之后用了9年時間完成了從學(xué)士到碩士到博士的學(xué)歷教育,他發(fā)明了語音壓縮算法,參與了以太網(wǎng)標(biāo)準(zhǔn)的制訂,我們今天享受到的高速以太網(wǎng)和千兆以太網(wǎng)都有他的功勞,作為一個高速信號權(quán)威,Howard Johnson的評論無疑決定著一個器件的應(yīng)用前景,近日,Howard Johnson博士在賽靈思官網(wǎng)
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          基于Virtex-5FPGA的Gbps無線通信基站的設(shè)計

          • 基于Virtex-5FPGA的Gbps無線通信基站的設(shè)計,本文基于Virtex-5FPGA設(shè)計面向未來移動通信標(biāo)準(zhǔn)的Gbps無線通信基站系統(tǒng),具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復(fù)雜信號處理算法,實(shí)現(xiàn)1Gbps速率的無線通信。引言隨著集成電路(IC)技術(shù)進(jìn)入深亞微米時代
          • 關(guān)鍵字: 基站  設(shè)計  無線通信  Gbps  Virtex-5FPGA  基于  

          后28nm時代FPGA尋求架構(gòu)軟件變革

          •   FPGA可謂摩爾定律最堅定不移的“執(zhí)行者”,F(xiàn)PGA供應(yīng)商爭搶技術(shù)制高點(diǎn)的戰(zhàn)火蔓延到了28nm工藝節(jié)點(diǎn)一年有余,進(jìn)程亦不斷“提速”。賽靈思(Xilinx)于近日公開展示了已經(jīng)開始出貨的全球第一批28nm Kintex-7 FPGA樣片和評估板。   多重創(chuàng)新拓展應(yīng)用   與28nm“接軌”并不如想象中的那么容易,高性能和低功耗必須有所取舍,而Altera和賽靈思的選擇是“各執(zhí)一端”。Altera 28n
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          賽靈思首次在28Gbps收發(fā)器技術(shù)上大幅領(lǐng)先對手

          •     2010年11月19日-28nm FPGA實(shí)現(xiàn)的28Gbps串行收發(fā)器(Serdes)競爭格局今天出現(xiàn)了戲劇性的變化,一直落在后頭的賽靈思公司(Xilinx)突然高調(diào)宣布推出具有16個28Gbps串行收發(fā)器的Virtex-7 HT FPGA,并宣稱無論在28Gbps Serdes數(shù)量、帶寬、邏輯門數(shù)和存儲器容量指標(biāo)上都已大幅領(lǐng)先其主要競爭對手。   Xilinx公司Serial IO高級產(chǎn)品市場經(jīng)理Panch Chandrasekaran說:“盡管我們的主要競爭對手在新聞稿中對外宣稱
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          基于SD卡的Virtex FPGA 配置方案

          • 本文首先簡略介紹了幾種當(dāng)前對Virtex 系列FPGA 進(jìn)行配置的方式和其不足之處, 在此基礎(chǔ)上提出了一種使用微處理器讀取SD 卡中的配置數(shù)據(jù),并通過SELECTMAP 接口 對FPGA 進(jìn)行配置的方案,并輔以電路圖和工作流程圖,以及配置數(shù)據(jù)在SD 卡中的存儲方 式進(jìn)行說明。采用此配置方案可以使產(chǎn)品更新只涉及到修改SD 卡中的數(shù)據(jù),方便靈活,有 利于降低大規(guī)模產(chǎn)品升級時的成本,適用于通信、工控等多個領(lǐng)域。
          • 關(guān)鍵字: Virtex  FPGA  SD卡  方案    

          中興通訊IP傳輸網(wǎng)絡(luò)平臺采用Virtex-6 FPGA

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )11月14日宣布,全球電信設(shè)備和網(wǎng)絡(luò)解決方案上市提供商—中興通訊,在其基于分組的多業(yè)務(wù)承載平臺中,采用賽靈思的高性能 Virtex-6 FPGA,實(shí)現(xiàn)了 100G 以太網(wǎng)業(yè)務(wù)的部署。
          • 關(guān)鍵字: 賽靈思  以太網(wǎng)  Virtex-6 FPGA  
          共187條 6/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »

          virtex-ii系列介紹

          您好,目前還沒有人創(chuàng)建詞條virtex-ii系列!
          歡迎您創(chuàng)建該詞條,闡述對virtex-ii系列的理解,并與今后在此搜索virtex-ii系列的朋友們分享。    創(chuàng)建詞條

          熱門主題

          Virtex-II系列    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();