<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> virtex-ii

          基于NIOS II的多串口數(shù)據(jù)通信的實(shí)現(xiàn)

          • 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號(hào)處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對(duì)單個(gè)串口全雙工傳輸不足以應(yīng)對(duì)多種數(shù)據(jù)類型同時(shí)輸入輸出的情形,設(shè)計(jì)并實(shí)現(xiàn)了一種面向多串口不同類型數(shù)據(jù)的傳輸方案。該方案通過(guò)增加串口控制寄存器實(shí)現(xiàn)單個(gè)中斷信號(hào)即可控制所有串口,采用乒乓交替讀寫(xiě)實(shí)現(xiàn)數(shù)據(jù)持續(xù)高速輸入。測(cè)試表明該方案可獨(dú)立對(duì)各串口進(jìn)行配置,可同時(shí)實(shí)現(xiàn)GPS定位結(jié)果、差分GPS修正數(shù)據(jù)與外界的交換以及用戶控制命令的輸入,并且可減少硬件調(diào)試時(shí)間,節(jié)約硬件資源。
          • 關(guān)鍵字: 數(shù)據(jù)通信  實(shí)現(xiàn)  串口  II  NIOS  基于  

          嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II串口通信的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為解決實(shí)時(shí)操作系統(tǒng)mu;C/OS-II串口通信設(shè)計(jì)中信號(hào)量、消息郵箱使用方法的問(wèn)題,提出了一種以STM32V評(píng)估板為硬件平臺(tái)和mu;C/OS-Ⅱ的串口通信程序設(shè)計(jì)方案。該方案采用Cortex-M3架構(gòu)的ARM處理器STM32F103VB作
          • 關(guān)鍵字: 通信  設(shè)計(jì)  實(shí)現(xiàn)  串口  OS-II  實(shí)時(shí)  操作系統(tǒng)  嵌入式  

          基于UC/OS-II的嵌入式構(gòu)件系統(tǒng)設(shè)計(jì)

          • 基于UC/OS-II的嵌入式構(gòu)件系統(tǒng)設(shè)計(jì),近些年來(lái),隨著嵌入式產(chǎn)品需求的不斷增加,嵌入式軟件正變得越來(lái)越復(fù)雜,而產(chǎn)品的開(kāi)發(fā)周期也越來(lái)越短。嵌入式軟件開(kāi)發(fā)迫切需要更高效的軟件重用手段。

            隨著軟件復(fù)用研究成為熱點(diǎn),其核心技術(shù)——構(gòu)件化
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  構(gòu)件  嵌入式  UC/OS-II  基于  

          使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器

          • LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。

          • 關(guān)鍵字: Virtex  FPGA  LTE  仿真器    

          基于μC/OS-II的遠(yuǎn)程環(huán)境監(jiān)測(cè)系統(tǒng)

          • 基于μC/OS-II的遠(yuǎn)程環(huán)境監(jiān)測(cè)系統(tǒng),為了實(shí)現(xiàn)同一套環(huán)境監(jiān)測(cè)系統(tǒng)能應(yīng)用于不同的污染源,使環(huán)境監(jiān)測(cè)更方便、快捷,提出一種遠(yuǎn)程環(huán)境監(jiān)測(cè)系統(tǒng)設(shè)計(jì)方案,該方案采用嵌入式系統(tǒng)和無(wú)線遠(yuǎn)程通信技術(shù)相結(jié)合的設(shè)計(jì)思想。與傳統(tǒng)環(huán)境監(jiān)測(cè)系統(tǒng)相比,該系統(tǒng)設(shè)計(jì)是以ARM7系列單片機(jī)LPC2214為核心,采用模塊化設(shè)計(jì),可接入多種傳感器,通過(guò)μC/OS-Ⅱ調(diào)度和管理任務(wù),實(shí)現(xiàn)環(huán)境參數(shù)數(shù)據(jù)的采集與處理,并經(jīng)過(guò)DTU無(wú)線模塊把數(shù)據(jù)發(fā)送至上位機(jī),由上位機(jī)接收、存儲(chǔ)并顯示各個(gè)參數(shù)指標(biāo),從而實(shí)現(xiàn)了使用同一套環(huán)境監(jiān)測(cè)系統(tǒng),可同時(shí)實(shí)時(shí)監(jiān)測(cè)與遠(yuǎn)程
          • 關(guān)鍵字: 系統(tǒng)  環(huán)境監(jiān)測(cè)  遠(yuǎn)程  OS-II  基于  

          基于Nios II的語(yǔ)音加密傳輸系統(tǒng)設(shè)計(jì)

          •  摘 要: 設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)基于Nios II的語(yǔ)音加密傳輸系統(tǒng)。介紹了進(jìn)行語(yǔ)音信號(hào)處理的功能模塊,包括語(yǔ)音采集回放模塊、基于G.729A的語(yǔ)音壓縮與解壓縮模塊和基于AES的數(shù)據(jù)加解密模塊。在控制模塊的協(xié)調(diào)下,使得語(yǔ)音
          • 關(guān)鍵字: 傳輸系統(tǒng)  設(shè)計(jì)  加密  語(yǔ)音  Nios  II  基于  

          基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)

          • 基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì),引言
            本文探討在Virtex-5 FPGA中實(shí)現(xiàn)設(shè)計(jì)的一些難題,然后用一個(gè)項(xiàng)目作為示范來(lái)詳解充分利用其功能集的技法。設(shè)計(jì)過(guò)程包括幾個(gè)步驟,從針對(duì)應(yīng)用選擇適合的Virtex-5開(kāi)始。為便于本文敘述,我們假定IP模塊已經(jīng)過(guò)匯編
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  監(jiān)視  音視頻  Virtex-5  FPGA  基于  

          μC/OS-II在TMS320VC5402處理器上的移植

          • μC/OS-II在TMS320VC5402處理器上的移植,在介紹了實(shí)時(shí)操作系統(tǒng)μC/OS-II的特點(diǎn)和內(nèi)核結(jié)構(gòu)的基礎(chǔ)上,給出了μC/OS-II實(shí)時(shí)操作系統(tǒng)在DSP芯片TMS320VC5402上移植的實(shí)現(xiàn)過(guò)程,并且通過(guò)了實(shí)際測(cè)試驗(yàn)證。
          • 關(guān)鍵字: 移植  處理器  TMS320VC5402  OS-II  

          賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

          •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.  )宣布推出支持 40Gbps 和 100Gbps 線路卡的Virtex®-6 HXT FPGA,并可靈活配置各種網(wǎng)絡(luò)速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,憑借其市場(chǎng)領(lǐng)先的收發(fā)器時(shí)鐘抖動(dòng)性能,Virtex-6 HXT FPGA還能滿足新一代通信設(shè)備長(zhǎng)距離光纖網(wǎng)絡(luò)傳輸?shù)男枰覠o(wú)需昂貴的外部重定時(shí)器電路。   賽靈思已經(jīng)和Avago Technologies(安華高科技)
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

          基于C8051的大燈儀自動(dòng)定位系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 自動(dòng)定位  uC/OS-II  光線感應(yīng)  

          SiTime為賽靈思FPGA評(píng)估套件提供可編程時(shí)鐘方案

          •   2010年9月15,美國(guó)加洲森尼韋爾市-全硅MEMS時(shí)鐘技術(shù)方案領(lǐng)導(dǎo)公司SiTime Corporation今天宣布賽靈思(Xilinx)在其Virtex®-6 FPGA ML605評(píng)估套件, Spartan®-6 FPGA SP601 和SP605 FPGA評(píng)估套件上導(dǎo)入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司在這些評(píng)估套件中采用了SiTime的 SiT9102高性能差分振蕩器及各種規(guī)格組合的SiT8102可編程高性能振蕩器。   “賽靈
          • 關(guān)鍵字: Xilinx  Virtex  FPGA   
          共622條 25/42 |‹ « 23 24 25 26 27 28 29 30 31 32 » ›|

          virtex-ii介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條virtex-ii!
          歡迎您創(chuàng)建該詞條,闡述對(duì)virtex-ii的理解,并與今后在此搜索virtex-ii的朋友們分享。    創(chuàng)建詞條

          相關(guān)主題

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();