EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
Xilinx推出符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本XA Spartan-3A和Spartan-3A DSP FPGA
- 在剛剛結(jié)束的國(guó)際消費(fèi)電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線(xiàn)。這些新推出的器件為信息娛樂(lè)、混合顯示系統(tǒng)以及汽車(chē)輔助駕駛系統(tǒng)的開(kāi)發(fā)帶來(lái)了大I/O邏輯比和大帶寬數(shù)字信號(hào)處理(DSP)領(lǐng)域優(yōu)化解決方案,以及相應(yīng)的低功耗和高級(jí)設(shè)計(jì)安全性等優(yōu)點(diǎn)。 XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對(duì)于I/O密集的顯示和
- 關(guān)鍵字: 賽靈思 DSP FPGA MCU和嵌入式微處理器 汽車(chē)電子控制裝置
CPLD開(kāi)發(fā)板和FPGA開(kāi)發(fā)板的區(qū)別
- ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開(kāi)發(fā)板,其實(shí)只有兩個(gè)大類(lèi),CPLD開(kāi)發(fā)板和FPGA開(kāi)發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時(shí)序邏輯。換句話(huà)說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)
- 關(guān)鍵字: CPLD FPGA 開(kāi)發(fā)板 嵌入式系統(tǒng) 單片機(jī) 嵌入式
實(shí)現(xiàn)電源排序的簡(jiǎn)單電路
- asic、fpga和dsp可能需要多個(gè)電源電壓,而這些電源電壓的啟動(dòng)順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動(dòng),然后其他電壓按照從高到低的順序逐一啟動(dòng),最后啟動(dòng)的是芯核電壓。這種情況可能還要求一個(gè)電源線(xiàn)的電壓不能比另一電源線(xiàn)的電壓大一個(gè)二極管壓降以上;否則過(guò)大的電流可從i/o電壓通過(guò)ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線(xiàn)之間連接外部二極管,以便把一個(gè)較高的電壓嵌位到一個(gè)較低電壓的一個(gè)二極管壓降以?xún)?nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
- 關(guān)鍵字: asic fpga dsp 電源
基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)
- 1 概述 在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會(huì)消耗大量的FPGA硬件資源。 為簡(jiǎn)化設(shè)計(jì),降低硬件資源開(kāi)銷(xiāo),可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來(lái)對(duì)串口數(shù)據(jù)進(jìn)行處理。 本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類(lèi)繁多,但基于對(duì)硬件資源開(kāi)銷(xiāo)最少的考慮,最終選用了Picoblaze。 嵌入式微處理器PicoB
- 關(guān)鍵字: FPGA SOC 串口 MCU和嵌入式微處理器
中國(guó)電子學(xué)會(huì)Xilinx開(kāi)放源碼硬件創(chuàng)新大賽53支強(qiáng)隊(duì)入圍復(fù)賽
- 自2007年6月正式開(kāi)始的覆蓋全國(guó)高校的“中國(guó)電子學(xué)會(huì)Xilinx開(kāi)放源碼硬件創(chuàng)新大賽”初賽經(jīng)過(guò)大賽組委會(huì)的認(rèn)真篩選,來(lái)自34所高校的53支隊(duì)伍從170多支參賽隊(duì)伍中脫穎而出,入圍復(fù)賽階段。入圍隊(duì)伍中,大連理工,清華,電子科大, 西安電子科大等表現(xiàn)突出, 僅大連理工就有6支隊(duì)伍進(jìn)入復(fù)賽。 開(kāi)賽以來(lái),包括清華、北大、中國(guó)電子科技大學(xué)、西安電子科技大學(xué)、中國(guó)科技大學(xué)等在內(nèi)的近50所高校學(xué)生踴躍報(bào)名, 共有170多只隊(duì)伍的1000多位在校研究生和博士生在導(dǎo)師的帶領(lǐng)下組隊(duì)參加了此次大賽。預(yù)賽近150個(gè)項(xiàng)
- 關(guān)鍵字: Xilinx SRC BIT 消費(fèi)電子
Xilinx開(kāi)放源碼硬件創(chuàng)新大賽復(fù)賽名單公布
- 2008年1月8日,北京訊:自2007年6月正式開(kāi)始的覆蓋全國(guó)高校的“中國(guó)電子學(xué)會(huì)Xilinx開(kāi)放源碼硬件創(chuàng)新大賽”初賽經(jīng)過(guò)大賽組委會(huì)的認(rèn)真篩選,來(lái)自34所高校的53支隊(duì)伍從170多支參賽隊(duì)伍中脫穎而出,入圍復(fù)賽階段。入圍隊(duì)伍中,大連理工,清華,電子科大, 西安電子科大等表現(xiàn)突出, 僅大連理工就有6支隊(duì)伍進(jìn)入復(fù)賽。 開(kāi)賽以來(lái),包括清華、北大、中國(guó)電子科技大學(xué)、西安電子科技大學(xué)、中國(guó)科技大學(xué)等在內(nèi)的近50所高校學(xué)生踴躍報(bào)名, 共有170多只隊(duì)伍的1000多位在校
- 關(guān)鍵字: Xilinx 開(kāi)放源碼硬件創(chuàng)新大賽 入圍 復(fù)賽 模擬技術(shù) 電源技術(shù) SoC ASIC
前沿技術(shù)提高圖像處理實(shí)例分析
- intevac是商用和軍用市場(chǎng)光學(xué)產(chǎn)品的前沿開(kāi)發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開(kāi)發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號(hào)處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對(duì)性能的需求越來(lái)越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。這一決定帶來(lái)了以下好處: 達(dá)到了目標(biāo)所要求的性能: 1.在單個(gè)FPGA中集成了分立的元件和數(shù)字信號(hào)處理(dsp)功能 2.功耗降低了近80% 3.將五塊元件板縮減到一塊,顯著
- 關(guān)鍵字: intevac FPGA 圖像處理 音視頻技術(shù)
一種基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
- 引言 誤碼儀是評(píng)估信道性能的基本測(cè)量?jī)x器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測(cè)試方法,經(jīng)多次測(cè)試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。 1 發(fā)信機(jī) 發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過(guò)FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下: 圖1 偽隨機(jī)序列產(chǎn)生原理圖 其中,ak-i是各移位寄存器的狀態(tài),Ci對(duì)應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
- 關(guān)鍵字: FPGA 測(cè)試儀 VHDL MCU和嵌入式微處理器
在FPGA中置入可配置的32位處理器增加設(shè)計(jì)靈活度
- 嵌入式系統(tǒng)與桌面PC結(jié)構(gòu)非常不同,但其底層技術(shù)發(fā)展卻是一樣的,而且遵循著類(lèi)似發(fā)展趨勢(shì)。當(dāng)桌面PC轉(zhuǎn)向64位架構(gòu)來(lái)滿(mǎn)足不斷增長(zhǎng)的存儲(chǔ)器要求時(shí),嵌入式系統(tǒng)也由于同樣的原因快速轉(zhuǎn)向32位處理器。桌面/服務(wù)器計(jì)算市場(chǎng)主要是圍繞x86架構(gòu),大多數(shù)創(chuàng)新和差異都在系統(tǒng)級(jí),如雙核、四核或多核中央處理架構(gòu)、集成圖像處理器單元和存儲(chǔ)器控制器等等。同樣,嵌入式系統(tǒng)則主要圍繞簡(jiǎn)單的32位RISC處理器,多核架構(gòu)、集成外設(shè)以及可配置處理等系統(tǒng)級(jí)發(fā)展,使得設(shè)計(jì)人員能夠快速適應(yīng)不斷變化的應(yīng)用要求。 根據(jù)iSuppli的研究報(bào)
- 關(guān)鍵字: 嵌入式 FPGA 處理器 MCU和嵌入式微處理器
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473