xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
Xilinx公司正式推出Virtex-4
- 可編程邏輯領(lǐng)域全球領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. )今天宣布,其Virtex-4™旗艦產(chǎn)品線以及針對該產(chǎn)品線的全套設(shè)計工具正式出貨,這標(biāo)志著全球第一個利用90nm/300mm芯片制造工藝技術(shù)生產(chǎn)的多平臺FPGA系列產(chǎn)品按時推出。尤其引人注目的是,Virtex-4系列是賽靈思公司的第二個90nm產(chǎn)品線。通過與生產(chǎn)合作伙伴UMC的合作,賽靈思公司在利用成熟的90nm工藝進(jìn)行生產(chǎn)方面,領(lǐng)先PLD行業(yè)其它廠商至少一年多的時間?! 』赩irtex-II™和Virtex
- 關(guān)鍵字: xilinx 嵌入式
XILINX成立新的DSP部
- 賽靈思公司(Xilinx, Inc.)今天宣布成立專門的DSP部,以進(jìn)一步加強(qiáng)其對DSP市場的投入。Omid Tahernia將擔(dān)任新成立的DSP部的副總裁兼總經(jīng)理。Omid Tahernia是業(yè)界著名的摩托羅拉資深高級管理人員,在無線和移動系統(tǒng)開發(fā)方面有20多年的豐富經(jīng)驗(yàn),并且擁有13項(xiàng)專利。 做為賽靈思高級管理團(tuán)隊的一員,Tahernia將負(fù)責(zé)DSP部的技術(shù)和業(yè)務(wù)戰(zhàn)略,從而使賽靈思FPGA進(jìn)一步滲透到目前DSP處理器尚未覆蓋到的20億美元的信號處理細(xì)分市場中。這一細(xì)分市場傳統(tǒng)上是ASIC和
- 關(guān)鍵字: xilinx MCU和嵌入式微處理器
XILINX公司成立新的嵌入式處理部
- 可編程邏輯領(lǐng)域全球領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. )今天宣布成立一個新的嵌入式處理部,旨在將公司在多個領(lǐng)域的專長和全面的嵌入式系統(tǒng)解決方案產(chǎn)品與領(lǐng)先的多處理器內(nèi)核、嵌入式IP模塊和嵌入式開發(fā)工具整合起來。新的架構(gòu)設(shè)置再次加強(qiáng)了賽靈思公司作為可編程邏輯領(lǐng)導(dǎo)廠商對于不斷多元化且變化迅速的嵌入式系統(tǒng)市場的投入。自從兩年前推出FPGA行業(yè)的第一款嵌入式產(chǎn)品以來,賽靈思公司在嵌入式系統(tǒng)市場上已經(jīng)擁有一萬多名客戶。 這次企業(yè)部門的擴(kuò)展是賽靈思公司三年來在嵌入式領(lǐng)域經(jīng)驗(yàn)積累的自然結(jié)果。這
- 關(guān)鍵字: xilinx 嵌入式
應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)
- 電子設(shè)計應(yīng)用2004年第9期摘 要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細(xì)介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細(xì)節(jié),從而達(dá)到加快項(xiàng)目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關(guān)鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術(shù)的進(jìn)一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進(jìn)行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開
- 關(guān)鍵字: FPGA SoPC SoPC Builder
基于FPGA的誤碼測試儀
- 2004年4月A版 摘 要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實(shí)現(xiàn)了其功能。該方案不僅納入了“同步保護(hù)”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。 關(guān)鍵詞:誤碼測試;FPGA;m序列;同步 在數(shù)字通信系統(tǒng)中,為了檢測系統(tǒng)的性能,通常使用誤碼分析儀對其誤碼性能進(jìn)行測量。誤碼分析儀給工程實(shí)際應(yīng)用帶來了極大的便利,比如它有豐富的測試接口和測試內(nèi)容,并能將結(jié)果直觀、準(zhǔn)確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅(qū)動電路才能與某些系統(tǒng)接
- 關(guān)鍵字: FPGA 嵌入式
Xilinx公司展示ATCA背板10 Gbps串行信號傳輸
- 全球領(lǐng)先的可編程邏輯供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天發(fā)布采用賽靈思旗艦器件—Virtex-II Pro™ X FPGA設(shè)計的全球第一款10 Gbps AdvancedTCA (ATCA)背板。為是基于PCI工業(yè)計算機(jī)制造商協(xié)會(PICMG)3.0標(biāo)準(zhǔn)的現(xiàn)有ATCA串行背板架構(gòu)提升四倍的性能。 通過結(jié)合標(biāo)準(zhǔn)器件和成品連接技術(shù),賽靈思公司在業(yè)界率先在ATCA背板上成功實(shí)現(xiàn)了10Gbps性能。這一方法也證明了設(shè)計人員可以快速設(shè)計出性能高達(dá)10 Gbps的系
- 關(guān)鍵字: Xilinx
橢圓曲線加密的硬件實(shí)現(xiàn)
- 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強(qiáng)度的一種公鑰體制。在FPGA實(shí)現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線加密的FPGA實(shí)現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算的實(shí)現(xiàn),并與軟件實(shí)現(xiàn)的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項(xiàng)式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎(chǔ)上,即對于特定的問題,沒有辦法找到一個
- 關(guān)鍵字: FPGA 多項(xiàng)式有限域 橢圓曲線加密系統(tǒng)
WCDMA速率適配算法的FPGA實(shí)現(xiàn)
- 摘 要: 為了支持多媒體業(yè)務(wù)的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨(dú)特的編碼復(fù)接方案,同時也加大了系統(tǒng)復(fù)雜度,并引入了較長的處理時延。速率適配算法是業(yè)務(wù)復(fù)用方案的核心算法。本文具體提出了在FPGA中進(jìn)行模塊合并、產(chǎn)生鑿孔圖樣進(jìn)行比特積攢搬移的實(shí)現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關(guān)鍵詞:編碼復(fù)接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務(wù)需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應(yīng)人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的
- 關(guān)鍵字: FPGA 保留比特搬移 編碼復(fù)接 速率適配 鑿孔圖樣
Xilinx推出業(yè)界第一個多平臺FPGA:Virtex-4系列
- 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))發(fā)布了第四代Virtex™產(chǎn)品——Virtex-4™平臺FPGA的詳細(xì)情況。采用革命性的ASMBL™ (Advanced Silicon Modular Block) 架構(gòu),Virtex-4產(chǎn)品線是全球第一個包括多個面向特定領(lǐng)域平臺的FPGA系列產(chǎn)品,在每個價位點(diǎn)都提供了突破性的FPGA性能和功能。最初的Virtex-4系列包括三個平臺:針對邏輯應(yīng)用的Virtex-4 LX、針對超高性能信號處理的Virt
- 關(guān)鍵字: Xilinx
virterx技術(shù)白皮書
- 平臺FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計方法。通過實(shí)現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
- 關(guān)鍵字: FPGA Xilinx
FPGA實(shí)現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應(yīng)用
- 摘 要: 本文介紹了用FPGA實(shí)現(xiàn)的FIR算法,并對這種算法應(yīng)用于汽車動態(tài)稱重儀表中的結(jié)果做了分析。實(shí)踐證明此算法用于動態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實(shí)現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導(dǎo)致不能實(shí)現(xiàn)實(shí)時處理,從而造成濾波后的信號仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消
- 關(guān)鍵字: FIR FPGA 動態(tài)稱重
Xilinx FPGA中實(shí)現(xiàn)的MicroBlaze處理器速度超出最接近競爭對手50%
- 全球領(lǐng)先的可編程邏輯供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))日前宣布,在被廣泛接受的Virtex II-Pro
- 關(guān)鍵字: Xilinx
全數(shù)字鎖相環(huán)的設(shè)計
- 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計的一些仿真波形詳細(xì)描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關(guān)的問題進(jìn)行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應(yīng)用。如信號處理,調(diào)制解調(diào),時鐘同步,倍頻,頻率綜合等都應(yīng)用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實(shí)現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
- 關(guān)鍵字: DPLL FPGA FSK 全數(shù)字鎖相環(huán)
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473