<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx fpga

          基于FPGA的RS(255,239)編譯碼器設(shè)計(jì)

          • RS(Reed-Solomon)編碼是一種具有較強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH編碼,其既可糾正隨機(jī)錯(cuò)誤,又可糾正突發(fā)錯(cuò)誤。RS編譯碼器廣泛應(yīng)用于通信和存儲(chǔ)系統(tǒng),為解決高速存儲(chǔ)器中數(shù)據(jù)可靠性的問題,文中提出了RS編碼的實(shí)現(xiàn)方法,并對編碼進(jìn)行了時(shí)序仿真。仿真結(jié)果表明,該譯碼器可實(shí)現(xiàn)良好的糾錯(cuò)功能。
          • 關(guān)鍵字: 編譯碼器  寄存器  RS  FPGA  

          基于多級SE網(wǎng)絡(luò)和混沌加密原理的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • :提出了混沌加密算法為基礎(chǔ)核心,并結(jié)合多級Shuffle-Exchange網(wǎng)絡(luò)設(shè)計(jì)并實(shí)現(xiàn)一個(gè)高效的加密系統(tǒng)。在解決多條輸入數(shù)據(jù)通道因復(fù)用要求而造成訪問沖突的問題后,提高加密模塊冗余度,實(shí)現(xiàn)系統(tǒng)吞吐能力的提升和最佳配置需求。
          • 關(guān)鍵字: 混沌加密  多級SE網(wǎng)絡(luò)  FPGA  Shuffle-Exchange  

          基于FPGA的實(shí)時(shí)金融指數(shù)行情并行計(jì)算

          • 本項(xiàng)目的研究成果除股票交易的并行加速模型與系統(tǒng)設(shè)計(jì)外,還包括對股票交易系統(tǒng)其它業(yè)務(wù)處理的硬件加速論證方案,根據(jù)計(jì)算任務(wù)特點(diǎn)不同,給出合理的硬件加速平臺建設(shè)方案,股票指數(shù)實(shí)時(shí)更新只是其中的一個(gè)應(yīng)用場景。
          • 關(guān)鍵字: 實(shí)時(shí)金融指數(shù)  并行計(jì)算  FPGA  PCI-Express  突發(fā)傳輸模式  

          基于FPGA的手勢語音轉(zhuǎn)換器

          • 本文所設(shè)計(jì)的手勢語音識別器大大提高了殘疾人與正常人進(jìn)行交流溝通的方便性。系統(tǒng)的開發(fā)與利用將可以促進(jìn)手勢識別技術(shù)的發(fā)展,具有很強(qiáng)的實(shí)用性和廣闊的應(yīng)用前景。
          • 關(guān)鍵字: 手勢語音轉(zhuǎn)換器  面積篩選算法  背景圖像減法  FPGA  空間域法  

          FPGA并行計(jì)算抽象接口的設(shè)計(jì)與實(shí)現(xiàn)

          • 本設(shè)計(jì)為基于C語言開發(fā)的程序開發(fā)了一個(gè)FPGA的并行計(jì)算接口,凡是以C語言設(shè)計(jì)的程序,均可通過調(diào)用本設(shè)計(jì)的接口,把復(fù)雜的算法、數(shù)值處理交給FPGA芯片完成,在不需要程序員學(xué)習(xí)FPGA知識以及使用FPGA開發(fā)工具的前提下,大大地減輕CPU的負(fù)荷以及從根本上提高了程序的執(zhí)行效率,是FPGA并行化應(yīng)用的一次全新嘗試。
          • 關(guān)鍵字: IP核  調(diào)度模塊  FPGA  PCI設(shè)備驅(qū)動(dòng)  Express總線  

          基于FPGA的混沌信號保密通信平臺的設(shè)計(jì)

          • 本項(xiàng)目基于FPGA技術(shù)進(jìn)行混沌信號保密通信平臺的設(shè)計(jì)。重點(diǎn)在于通信平臺的硬件電路設(shè)計(jì),在軟件上采取VHDL硬件描述語言對每一部分的功能進(jìn)行模塊化設(shè)計(jì),最后給出通信保密平臺的仿真驗(yàn)證結(jié)果。
          • 關(guān)鍵字: 混沌保密通訊  Lorenz混沌吸引子  FPGA  多路傳播  

          基于蜜罐技術(shù)的FPGA實(shí)現(xiàn)

          基于FPGA的動(dòng)態(tài)局部可重構(gòu)實(shí)現(xiàn)方法

          • 該實(shí)現(xiàn)方案借助嵌入式開發(fā)套件EDK建立一個(gè)處理器系統(tǒng),同時(shí)借助Xilinx ISE工具建立一個(gè)頂層模塊,該頂層模塊包含了作為子模塊的處理器系統(tǒng)和同樣作為子模塊的局部重構(gòu)模塊。
          • 關(guān)鍵字: 動(dòng)態(tài)局部可重構(gòu)  OPB總線  FPGA  PlanAhead  EDK  

          基于FPGA的3D圖像處理器IP核的實(shí)現(xiàn)

          • LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。如家庭各種電器設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動(dòng)的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機(jī)?;贔PGA的LCD顯示的3D影像是為了LCD顯示屏的信息量更多,滿足人需求。
          • 關(guān)鍵字: IP核  3D圖像處理器  FPGA  LCD  Verilog  

          基于FPGA的混沌加密虹膜識別系統(tǒng)設(shè)計(jì)

          • 在研究了虹膜識別算法,即預(yù)處理、特征提取和匹配的基礎(chǔ)上,我們設(shè)計(jì)可便攜使用的基于FPGA的嵌入式虹膜識別系統(tǒng)。本系統(tǒng)由6個(gè)模塊組成:電源管理和監(jiān)控、虹膜圖像采集(CMOS圖像傳器,ADV7183)、虹膜圖像處理(FPGA)、存儲(chǔ)器(SDRAM和FLASH)、人機(jī)交互(LCD和鍵盤)和網(wǎng)絡(luò)傳輸模塊,同時(shí)從硬件、軟件和算法三個(gè)方面提出設(shè)計(jì)方案
          • 關(guān)鍵字: 混沌加密  虹膜識別  FPGA  

          基于FPGA的語音智能操控系統(tǒng)

          • 語音智能操控系統(tǒng)可以取代多個(gè)遙控器,當(dāng)需要控制某一家電時(shí),只需說出所需調(diào)節(jié)的內(nèi)容(如,空調(diào)開,溫度25℃),語音智能操控系統(tǒng)就能通過對操控者的語音識別,完成匹配并發(fā)出遙控信息完成相應(yīng)的操作。
          • 關(guān)鍵字: DTW算法  語音智能操作  FPGA  

          基于FPGA的卡拉OK打分系統(tǒng)完整設(shè)計(jì)

          • 本文提出一種基于FPGA和DSP的新型卡拉OK評分系統(tǒng)。本系統(tǒng)除了運(yùn)用一些新型的集成芯片來進(jìn)行運(yùn)算處理,還提出了一種改進(jìn)了的評分算法,來盡量減小評分所需的運(yùn)算量,同時(shí)使評價(jià)結(jié)果與演唱者實(shí)際水平盡量吻合。
          • 關(guān)鍵字: matlab  語音信號處理  FPGA  時(shí)域比較  頻域比較  

          FPGA通過以太網(wǎng)與PC機(jī)通信完整方案

          • 使用以太網(wǎng)接口實(shí)現(xiàn)PC和FPGA的通信,相對于串口而言,具有更高的傳輸速度。采用以太網(wǎng)接口的目的在于,在一定技術(shù)要求下,實(shí)現(xiàn)PC機(jī)和FPGA的實(shí)時(shí)數(shù)據(jù)傳輸。從而可以借助PC機(jī)強(qiáng)大的計(jì)算能力,降低FPGA的運(yùn)算負(fù)擔(dān)。
          • 關(guān)鍵字: W5300A  通信  FPGA  PC  

          基于FPGA的掃雷機(jī)器人軟硬件設(shè)計(jì)

          • 本系統(tǒng)基于FPGA 和PC設(shè)計(jì)了一個(gè)掃雷機(jī)器人,系統(tǒng)的工作流程主要分為自我學(xué)習(xí)過程和掃雷過程,該過程由PC端的初始化程序輔助完成。在系統(tǒng)開始進(jìn)入游戲之前,初始化程序會(huì)配合嵌入式系統(tǒng)在電腦顯示屏上生成相應(yīng)的與掃雷游戲相關(guān)的圖案,輔助系統(tǒng)完成自我學(xué)習(xí)過程。
          • 關(guān)鍵字: 掃雷  機(jī)器人  機(jī)械手臂  FPGA  

          基于FPGA的車牌識別系統(tǒng)

          • 汽車牌照識別技術(shù)(LicensePlateReeognition,LPR)是一種專用的計(jì)算機(jī)視覺系統(tǒng),在智能交通系統(tǒng)中占有極其重要的地位。該系統(tǒng)的主要功能是,從一副含有車牌的汽車圖片中,自動(dòng)定位出車牌圖像,并對車牌上的字符進(jìn)行分割,最后識別出分割后的單個(gè)字符
          • 關(guān)鍵字: 智能交通系統(tǒng)  汽車牌照識別技術(shù)  FPGA  拉氏變換  高斯濾波  
          共6755條 88/451 |‹ « 86 87 88 89 90 91 92 93 94 95 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();