<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx-spartan

          XUP-Digilent TTP第二、三期培訓成功舉辦

          •    XUP(Xilinx大學計劃部)攜手Digilent China(上海德致倫)舉辦TTP(Target Teaching Platform)課程培訓。第二、三期培訓于4月7日、4月8日成功舉辦?! ⒓拥诙?、三期培訓的教授與工程師分別來自常熟理工學院、復旦大學、國防科技大學、華東師范大學、華中科技大學、上海交通大學、中科院上海微系統(tǒng)與信息技術研究所?! ilinx資深工程師陸佳華先生介紹了Xilinx最新技術,Xilinx ATP講師、上海德致倫總
          • 關鍵字: 德致倫  Xilinx  XUP  

          Xilinx展示電信級All Programmable FPGA和SoC以太網解決方案

          •    All Programmable技術和器件的全球領先企業(yè)賽靈思公司在西班牙巴塞羅那舉行的2012年電信級以太網世界大會(Carrier Ethernet World Congress 2012)上展示了All Programmable技術在電信級光學網絡中的優(yōu)勢。賽靈思屆時將重點介紹面向電信級以太網應用的產品系列,展示其如何為具有40G至400G高端口密度的新一代電信級高帶寬通信平臺網絡實現(xiàn)系統(tǒng)集成?! ≠愳`思技術專家和企業(yè)高管出
          • 關鍵字: Xilinx  以太網  FPGA  

          Xilinx首批Artix7 FPGA正式出貨

          •   All Programmable技術和器件的全球領先企業(yè)賽靈思公司日前宣布其旗下首批Artix?-7 FPGA 系列產品正式出貨。該新型器件將FPGA 技術的觸角延伸至那些小型、低成本可編程器件,然而性能傳統(tǒng)上卻只有Virtex? FPGA才能滿足的高性能應用領域。隨著Artix-7 FPGA的發(fā)貨,不論是便攜式醫(yī)療設備、手持無線電設備、小型蜂窩基站,還是眾多分別采用其各種技術架構的尖端專業(yè)級應用,其制造商們現(xiàn)在都能利用高端 All
          • 關鍵字: Xilinx  FPGA  Artix-7  

          Xilinx豐富FEC IP核鼎助網絡運營商降低運營和資本支出

          • ?  All?Programmable技術和器件的全球領先企業(yè)賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)在摩納哥格里馬爾迪會議中心舉行的?2012?年?WDM?和下一代光網絡大會上宣布推出前向糾錯?(FEC)?IP?核的延伸系列。該系列產品包括?GFEC、eFEC?和高增益?FEC(xFEC)解決方案,用于控制信號傳輸錯誤,延長傳輸
          • 關鍵字: Xilinx  FPGA  FEC  

          Xilinx對FPGA的技術市場展望

          • ???? 引子  2011?年?12?月?13?日,可編程平臺廠商賽靈思公司?(Xilinx?)進駐北京新址,并開設研發(fā)中心。會上,Xilinx介紹了FPGA的發(fā)展方向?! PGA的目標是軟件可編程  “過去十年,盡管全球定制化市場規(guī)模減少一半,而FPGA的增長率是標準器件成長率的兩倍,是ASIC成長率的四倍。”Xilinx亞太區(qū)銷售及市場副總裁楊飛介紹道?! 【科湓颍诘湫偷那度胧较到y(tǒng)中,有
          • 關鍵字: Xilinx  FPGA  ASIC  

          Xilinx2012 CCBN上展示160通道EdgeQAM解決方案

          • ?  全球可編程平臺領導廠商賽靈思公司(Xilinx,?Inc.?)于?3?月?21?日至?23?日在北京舉辦的第二十屆中國國際廣播電視信息網絡展覽會?(CCBN?2012),全面展示其越來越受市場青睞的可編程解決方案,致力于推動廣播電視應用的新一輪創(chuàng)新。在本次展會上您將看到賽靈思全球領先的可編程技術為中國及全球廣電行業(yè)帶來的靈活可擴展的廣播電視解決方案,其中包括最新的160通道EdgeQAM&n
          • 關鍵字: Xilinx  可編程平臺  EdgeQAM  

          FPGA教學:應用與研究并重

          • ?  競賽重在學生參與問:您對“第三屆開源硬件及嵌入式大賽”的哪些作品印象較深?  答:一個就是浙大的“基于FPGA的M2M異構虛擬化系統(tǒng)”設計,還有太原理工大學?的“AVS編碼FPGA實現(xiàn)”。?  問:此次競賽是否公平?  答:這種評選方式不是特別學術性的,有點是大家喜好的程度的海選。從最后的結果來看,理論性的分值相對占得低了一些?! 枺菏欠駪搶<业臋嘀馗咭稽c?  答:總的來說我覺得名次不是最重要的,還是在參與。  問:?貴校(新加坡國立大學)為什么有興趣來
          • 關鍵字: FPGA  Xilinx  教育  

          用FPGA 嵌入式處理器實現(xiàn)高性能浮點元算

          • ?  在采用數(shù)值處理技術創(chuàng)建嵌入式應用時,通常以整數(shù)或定點表示法來確保算術運算盡量簡單,這一點至關重要。因其不僅有助于使成本和功耗降至最低,而且還能盡可能地加速硬件部署。FPGA?非常適用于執(zhí)行定點運算,并能在邏輯或基于軟件或硬件處理器的實施方案中創(chuàng)建高度并行的數(shù)據(jù)路徑解決方案。Virtex?-5?FPGA?產品系列中?FXT?系列的最新硬件處理器?Xilinx?PowerPC??440?可提供超標量功能,讓用戶能夠
          • 關鍵字: Xilinx  PowerPC  FPGA  

          引領28nm FPGA“智”造時代

          •   電子業(yè)的四大趨勢  隨著我國政府“十二五”規(guī)劃的逐步推行,無線通信、新能源、集成電路、醫(yī)療保健等領域的技術創(chuàng)新倍受關注。為實現(xiàn)由“中國制造”向“中國創(chuàng)造”和“中國智造”的轉型與升級,新趨勢對電子產業(yè)提出了新的要求?! ≠愳`思(Xilinx)公司全球總裁兼CEO(首席執(zhí)行官)?Moshe?Gavrielov認為,中國市場乃至全球范圍內,有四大趨勢是推動其業(yè)務不斷增長并將長期存在的市場發(fā)展因素。?  第一,永不滿足的帶寬需求。尤其是智能手機、高清視頻等應用帶來的無線和有線通信
          • 關鍵字: Xilinx  FPGA  無線通信  

          以基于賽靈思 FPGA 的硬件加速技術打造高速系統(tǒng)

          •   設計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺在這里大有用武之地。我們曾經希望用安全網絡連接功能升級一套網絡可編程系統(tǒng)。安全網絡連接功能需要加密才能運行安全外殼?(SSH)、傳輸層安全?(TLS)、安全套接層(SSL)?或虛擬專用網?(VPN)?等協(xié)議。這種安全需求與把各種系統(tǒng)接入因特網的需求同步增長,例如,為了啟用遠程管理與分布式控制系統(tǒng)。  因該領域仍在發(fā)展并且標準尚未固定,因此成本主要取決于一次性
          • 關鍵字: Xilinx  FPGA  SSL  VPN  TLS  

          賽靈思為滿足100G系統(tǒng)需求擴展其通信產品陣容

          • ??? 全球可編程平臺領導廠商賽靈思公司日前宣布其通信產品陣容的一項重要擴展,旨在加快行業(yè)實施新數(shù)據(jù)包處理、交換和流量管理解決方案的速度,滿足呈指數(shù)級迅猛增長的高帶寬和卓越服務質量(QoS)的需求。本次產品線擴展包括收購業(yè)界領先供應商Modelware,該公司是一家提供流量管理/數(shù)據(jù)包處理IP核與參考設計的全球領先供應商,?其產品能夠簡化系統(tǒng)開發(fā),推動擴大支持10G、40G和100G或更高流量網絡應用的差異化。在產品擴展的同時,賽靈思公司還將引進業(yè)內首款基于FPGA
          • 關鍵字: Xilinx  100G系統(tǒng)  QoS  

          賽靈思推出關鍵互聯(lián)IP

          • ?  全球可編程平臺領導廠商賽靈思公司?(Xilinx,?Inc.?)日前宣布推出三款對構建低成本高靈活性可編程?3G+/4G?無線基站至關重要的關鍵互聯(lián)功能?IP?——賽靈思Serial?RapidIO?Gen?2?v1.2?終端LogiCORE?IP、JESD204?v1.1?LogiCORE?IP以及CPRI?v4.1&n
          • 關鍵字: Xilinx  LogiCORE  IP  

          賽靈思推出ISE 12.3設計套件,引入AMBA 4 AXI4 IP 核

          • ?  ISE12.3增強PlanAhead?設計與分析控制臺,并進一步優(yōu)化功耗,標志著支持?AXI4?接口IP的推出,和即插即用FPGA?設計的實現(xiàn)  賽靈思公司(Xilinx,?Inc.?)宣布推出?ISE??12.3設計套件,這標志著這個FPGA?行業(yè)領導者針對片上系統(tǒng)設計的互聯(lián)功能模塊,?開始推出滿足AMBA??4?AXI4?規(guī)范的IP核,以及用于提高生產力的&
          • 關鍵字: Xilinx  FPGA  ISE  

          賽靈思啟動第三屆開源硬件大賽

          •   由中國電子學會主辦、賽靈思公司與北京工業(yè)大學共同承辦的“第三屆OpenHW開放源碼硬件與嵌入式大賽(簡稱開源硬件大賽)”日前在北京工業(yè)大學正式啟動,此次參賽特等獎獲得者將獲得15000元的獎金,同時還將獲得德致倫公司(Digilent)提供的“直通歐洲”獎勵,免費參加2012年9月份在德國慕尼黑舉辦的“Digilent杯電子設計大賽”盛事?! 碜灾袊娮訉W會、全國大學生電子設計競賽組委會、北京工業(yè)大學、賽靈思公司及德致倫、依元素、安富利、科通、緣隆、智翔等生態(tài)合作伙伴的相關領導,還有包括清華大學、上
          • 關鍵字: Xilinx  FPGA  OpenHW  

          賽靈思變革生態(tài)系統(tǒng)加速可編程平臺主流應用進程

          • ?  日前,?全球可編程平臺領導廠商賽靈思公司宣布,為建立新的?FPGA?應用市場,?賽靈思公司將通過其開放式平臺以及對業(yè)界重要標準的支持變革生態(tài)系統(tǒng),?推動賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分,?賽靈思將幫助?FPGA?用戶根據(jù)其具體的設計與開發(fā)要求更方便快捷地找到理想的合作伙伴,?同時提升客戶與賽靈思聯(lián)盟計劃成員合作時的滿意度和質量。  賽靈思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級總監(jiān)?Dav
          • 關鍵字: Xilinx  ASIC  ASSP  
          共775條 17/52 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

          xilinx-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條xilinx-spartan!
          歡迎您創(chuàng)建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();