<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> xilinx

          Xilinx對(duì)FPGA的技術(shù)市場(chǎng)展望

          • ???? 引子  2011?年?12?月?13?日,可編程平臺(tái)廠商賽靈思公司?(Xilinx?)進(jìn)駐北京新址,并開設(shè)研發(fā)中心。會(huì)上,Xilinx介紹了FPGA的發(fā)展方向?! PGA的目標(biāo)是軟件可編程  “過去十年,盡管全球定制化市場(chǎng)規(guī)模減少一半,而FPGA的增長(zhǎng)率是標(biāo)準(zhǔn)器件成長(zhǎng)率的兩倍,是ASIC成長(zhǎng)率的四倍?!盭ilinx亞太區(qū)銷售及市場(chǎng)副總裁楊飛介紹道?! 【科湓颍诘湫偷那度胧较到y(tǒng)中,有
          • 關(guān)鍵字: Xilinx  FPGA  ASIC  

          Xilinx2012 CCBN上展示160通道EdgeQAM解決方案

          • ?  全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx,?Inc.?)于?3?月?21?日至?23?日在北京舉辦的第二十屆中國國際廣播電視信息網(wǎng)絡(luò)展覽會(huì)?(CCBN?2012),全面展示其越來越受市場(chǎng)青睞的可編程解決方案,致力于推動(dòng)廣播電視應(yīng)用的新一輪創(chuàng)新。在本次展會(huì)上您將看到賽靈思全球領(lǐng)先的可編程技術(shù)為中國及全球廣電行業(yè)帶來的靈活可擴(kuò)展的廣播電視解決方案,其中包括最新的160通道EdgeQAM&n
          • 關(guān)鍵字: Xilinx  可編程平臺(tái)  EdgeQAM  

          FPGA教學(xué):應(yīng)用與研究并重

          • ?  競(jìng)賽重在學(xué)生參與問:您對(duì)“第三屆開源硬件及嵌入式大賽”的哪些作品印象較深?  答:一個(gè)就是浙大的“基于FPGA的M2M異構(gòu)虛擬化系統(tǒng)”設(shè)計(jì),還有太原理工大學(xué)?的“AVS編碼FPGA實(shí)現(xiàn)”。?  問:此次競(jìng)賽是否公平?  答:這種評(píng)選方式不是特別學(xué)術(shù)性的,有點(diǎn)是大家喜好的程度的海選。從最后的結(jié)果來看,理論性的分值相對(duì)占得低了一些?! 枺菏欠駪?yīng)該專家的權(quán)重更高一點(diǎn)?  答:總的來說我覺得名次不是最重要的,還是在參與?! ??貴校(新加坡國立大學(xué))為什么有興趣來
          • 關(guān)鍵字: FPGA  Xilinx  教育  

          用FPGA 嵌入式處理器實(shí)現(xiàn)高性能浮點(diǎn)元算

          • ?  在采用數(shù)值處理技術(shù)創(chuàng)建嵌入式應(yīng)用時(shí),通常以整數(shù)或定點(diǎn)表示法來確保算術(shù)運(yùn)算盡量簡(jiǎn)單,這一點(diǎn)至關(guān)重要。因其不僅有助于使成本和功耗降至最低,而且還能盡可能地加速硬件部署。FPGA?非常適用于執(zhí)行定點(diǎn)運(yùn)算,并能在邏輯或基于軟件或硬件處理器的實(shí)施方案中創(chuàng)建高度并行的數(shù)據(jù)路徑解決方案。Virtex?-5?FPGA?產(chǎn)品系列中?FXT?系列的最新硬件處理器?Xilinx?PowerPC??440?可提供超標(biāo)量功能,讓用戶能夠
          • 關(guān)鍵字: Xilinx  PowerPC  FPGA  

          引領(lǐng)28nm FPGA“智”造時(shí)代

          •   電子業(yè)的四大趨勢(shì)  隨著我國政府“十二五”規(guī)劃的逐步推行,無線通信、新能源、集成電路、醫(yī)療保健等領(lǐng)域的技術(shù)創(chuàng)新倍受關(guān)注。為實(shí)現(xiàn)由“中國制造”向“中國創(chuàng)造”和“中國智造”的轉(zhuǎn)型與升級(jí),新趨勢(shì)對(duì)電子產(chǎn)業(yè)提出了新的要求。  賽靈思(Xilinx)公司全球總裁兼CEO(首席執(zhí)行官)?Moshe?Gavrielov認(rèn)為,中國市場(chǎng)乃至全球范圍內(nèi),有四大趨勢(shì)是推動(dòng)其業(yè)務(wù)不斷增長(zhǎng)并將長(zhǎng)期存在的市場(chǎng)發(fā)展因素。?  第一,永不滿足的帶寬需求。尤其是智能手機(jī)、高清視頻等應(yīng)用帶來的無線和有線通信
          • 關(guān)鍵字: Xilinx  FPGA  無線通信  

          以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)

          •   設(shè)計(jì)人員時(shí)常需要通過增加計(jì)算能力或額外輸入(或兩者)延長(zhǎng)現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺(tái)在這里大有用武之地。我們?cè)?jīng)希望用安全網(wǎng)絡(luò)連接功能升級(jí)一套網(wǎng)絡(luò)可編程系統(tǒng)。安全網(wǎng)絡(luò)連接功能需要加密才能運(yùn)行安全外殼?(SSH)、傳輸層安全?(TLS)、安全套接層(SSL)?或虛擬專用網(wǎng)?(VPN)?等協(xié)議。這種安全需求與把各種系統(tǒng)接入因特網(wǎng)的需求同步增長(zhǎng),例如,為了啟用遠(yuǎn)程管理與分布式控制系統(tǒng)。  因該領(lǐng)域仍在發(fā)展并且標(biāo)準(zhǔn)尚未固定,因此成本主要取決于一次性
          • 關(guān)鍵字: Xilinx  FPGA  SSL  VPN  TLS  

          賽靈思為滿足100G系統(tǒng)需求擴(kuò)展其通信產(chǎn)品陣容

          • ??? 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司日前宣布其通信產(chǎn)品陣容的一項(xiàng)重要擴(kuò)展,旨在加快行業(yè)實(shí)施新數(shù)據(jù)包處理、交換和流量管理解決方案的速度,滿足呈指數(shù)級(jí)迅猛增長(zhǎng)的高帶寬和卓越服務(wù)質(zhì)量(QoS)的需求。本次產(chǎn)品線擴(kuò)展包括收購業(yè)界領(lǐng)先供應(yīng)商Modelware,該公司是一家提供流量管理/數(shù)據(jù)包處理IP核與參考設(shè)計(jì)的全球領(lǐng)先供應(yīng)商,?其產(chǎn)品能夠簡(jiǎn)化系統(tǒng)開發(fā),推動(dòng)擴(kuò)大支持10G、40G和100G或更高流量網(wǎng)絡(luò)應(yīng)用的差異化。在產(chǎn)品擴(kuò)展的同時(shí),賽靈思公司還將引進(jìn)業(yè)內(nèi)首款基于FPGA
          • 關(guān)鍵字: Xilinx  100G系統(tǒng)  QoS  

          賽靈思推出關(guān)鍵互聯(lián)IP

          • ?  全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司?(Xilinx,?Inc.?)日前宣布推出三款對(duì)構(gòu)建低成本高靈活性可編程?3G+/4G?無線基站至關(guān)重要的關(guān)鍵互聯(lián)功能?IP?——賽靈思Serial?RapidIO?Gen?2?v1.2?終端LogiCORE?IP、JESD204?v1.1?LogiCORE?IP以及CPRI?v4.1&n
          • 關(guān)鍵字: Xilinx  LogiCORE  IP  

          賽靈思推出ISE 12.3設(shè)計(jì)套件,引入AMBA 4 AXI4 IP 核

          • ?  ISE12.3增強(qiáng)PlanAhead?設(shè)計(jì)與分析控制臺(tái),并進(jìn)一步優(yōu)化功耗,標(biāo)志著支持?AXI4?接口IP的推出,和即插即用FPGA?設(shè)計(jì)的實(shí)現(xiàn)  賽靈思公司(Xilinx,?Inc.?)宣布推出?ISE??12.3設(shè)計(jì)套件,這標(biāo)志著這個(gè)FPGA?行業(yè)領(lǐng)導(dǎo)者針對(duì)片上系統(tǒng)設(shè)計(jì)的互聯(lián)功能模塊,?開始推出滿足AMBA??4?AXI4?規(guī)范的IP核,以及用于提高生產(chǎn)力的&
          • 關(guān)鍵字: Xilinx  FPGA  ISE  

          賽靈思啟動(dòng)第三屆開源硬件大賽

          •   由中國電子學(xué)會(huì)主辦、賽靈思公司與北京工業(yè)大學(xué)共同承辦的“第三屆OpenHW開放源碼硬件與嵌入式大賽(簡(jiǎn)稱開源硬件大賽)”日前在北京工業(yè)大學(xué)正式啟動(dòng),此次參賽特等獎(jiǎng)獲得者將獲得15000元的獎(jiǎng)金,同時(shí)還將獲得德致倫公司(Digilent)提供的“直通歐洲”獎(jiǎng)勵(lì),免費(fèi)參加2012年9月份在德國慕尼黑舉辦的“Digilent杯電子設(shè)計(jì)大賽”盛事?! 碜灾袊娮訉W(xué)會(huì)、全國大學(xué)生電子設(shè)計(jì)競(jìng)賽組委會(huì)、北京工業(yè)大學(xué)、賽靈思公司及德致倫、依元素、安富利、科通、緣隆、智翔等生態(tài)合作伙伴的相關(guān)領(lǐng)導(dǎo),還有包括清華大學(xué)、上
          • 關(guān)鍵字: Xilinx  FPGA  OpenHW  

          賽靈思變革生態(tài)系統(tǒng)加速可編程平臺(tái)主流應(yīng)用進(jìn)程

          • ?  日前,?全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司宣布,為建立新的?FPGA?應(yīng)用市場(chǎng),?賽靈思公司將通過其開放式平臺(tái)以及對(duì)業(yè)界重要標(biāo)準(zhǔn)的支持變革生態(tài)系統(tǒng),?推動(dòng)賽靈思聯(lián)盟計(jì)劃向縱深層次發(fā)展。作為該計(jì)劃的一部分,?賽靈思將幫助?FPGA?用戶根據(jù)其具體的設(shè)計(jì)與開發(fā)要求更方便快捷地找到理想的合作伙伴,?同時(shí)提升客戶與賽靈思聯(lián)盟計(jì)劃成員合作時(shí)的滿意度和質(zhì)量?! ≠愳`思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級(jí)總監(jiān)?Dav
          • 關(guān)鍵字: Xilinx  ASIC  ASSP  

          賽靈思變革生態(tài)系統(tǒng)加速可編程平臺(tái)主流應(yīng)用進(jìn)程

          •    日前, 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司宣布,為建立新的 FPGA 應(yīng)用市場(chǎng), 賽靈思公司將通過其開放式平臺(tái)以及對(duì)業(yè)界重要標(biāo)準(zhǔn)的支持變革生態(tài)系統(tǒng), 推動(dòng)賽靈思聯(lián)盟計(jì)劃向縱深層次發(fā)展。作為該計(jì)劃的一部分, 賽靈思將幫助 FPGA 用戶根據(jù)其具體的設(shè)計(jì)與開發(fā)要求更方便快捷地找到理想的合作伙伴, 同時(shí)提升客戶與賽靈思聯(lián)盟計(jì)劃成員合作時(shí)的滿意度和質(zhì)量?! ≠愳`思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級(jí)總監(jiān) Dav
          • 關(guān)鍵字: Xilinx  ASIC  ASSP  

          基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現(xiàn)

          • ?  功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma?Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡(jiǎn)化。LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。  這
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  

          當(dāng)珠比櫝便宜--解讀Xilinx的7系列28nm

          • ?  買櫝還珠的故事,大家一定不陌生。?如果把芯片內(nèi)部最值錢和最有技術(shù)含量的那個(gè)硅片比喻為珍珠的話,?芯片外面的封裝,包括管腳,?就可以比喻為櫝了?! 「阈酒?,無不以能設(shè)計(jì)出皇冠上的那顆明珠而自豪,?如果有人說自己是搞封裝的,多半會(huì)被人覺得是芯片行業(yè)的非主流?! ∪欢袀€(gè)叫戈登摩爾的人,搞出來一個(gè)摩爾定律,明確提出,同樣的珍珠,價(jià)格,?每隔18個(gè)月減半。芯片的來源,歸根到底,是取之不竭的沙子,?而封裝,管腳這些東西,可是要實(shí)實(shí)在在地
          • 關(guān)鍵字: XILINX  芯片  Spartan  

          Xilinx助力有線電視運(yùn)營(yíng)商打造面向未來的前端系統(tǒng)

          •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司?(Xilinx,?Inc.?)在?2011?年?SCTE?有線電視技術(shù)博覽會(huì)?(SCTE?Cable-Tec?Expo?2011)上演示了有線電視行業(yè)第一個(gè)用單個(gè)?RF?端口支持多達(dá)?160?個(gè)正交幅度調(diào)制?(QAM?)信道的方案,該方案是在基于賽靈思?28nm?7?系列
          • 關(guān)鍵字: Xilinx  FPGA  RF  
          共721條 16/49 |‹ « 14 15 16 17 18 19 20 21 22 23 » ›|

          xilinx介紹

          Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。客戶使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng)了現(xiàn)場(chǎng)可編程邏輯陣列 [ 查看詳細(xì) ]

          相關(guān)主題

          熱門主題

          DP-MCU/Xilinx    Philips-Xilinx    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();