<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx

          賽靈思推出關(guān)鍵互聯(lián)IP

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )今天宣布推出三款對構(gòu)建低成本高靈活性可編程 3G+/4G 無線基站至關(guān)重要的關(guān)鍵互聯(lián)功能 IP ——賽靈思Serial RapidIO Gen 2 v1.2 終端LogiCORE IP、JESD204 v1.1 LogiCORE IP以及CPRI v4.1 LogiCORE IP,所有這三款產(chǎn)品均支持各類互聯(lián)標(biāo)準(zhǔn),可幫助開發(fā)人員在構(gòu)建具有更高系統(tǒng)容量的新型無線網(wǎng)絡(luò)設(shè)備時,克服各種設(shè)計挑戰(zhàn)。
          • 關(guān)鍵字: Xilinx  LogiCORE IP  

          Xilinx FPGA的Fast Startup

          • 在眾多當(dāng)代應(yīng)用中,嵌入式系統(tǒng)必須滿足極其苛刻的時序要求。其中之一就是啟動時間——即上電后電子系統(tǒng)進入可操作狀態(tài)所需要的時間。PCI Express產(chǎn)品或汽車應(yīng)用中基于CAN的電子控制單元(ECU)就是具有嚴格時序要求的電子系統(tǒng)的應(yīng)用實例。
          • 關(guān)鍵字: 賽靈思  Xilinx  FPGA  

          Xilinx與Cadence合作推出可擴展虛擬平臺

          • Xilinx, Inc. 與 Cadence 設(shè)計系統(tǒng)公司今天宣布共同合作開發(fā)了業(yè)界首個用于在硬件成型之前對基于Xilinx Zynq-7000可擴展式處理平臺(EPP)系統(tǒng)進行系統(tǒng)設(shè)計、軟件開發(fā)與測試的虛擬平臺。該方案進一步改善了Xilinx的基于ARM處理器平臺的開發(fā)環(huán)境,為嵌入式軟件設(shè)計師改善了開發(fā)流程,讓軟件內(nèi)容能夠驅(qū)動硬件設(shè)計。參加ARM TechCon的與會者可以在Xilinx的207號展臺看到這種可擴展式虛擬平臺的演示。
          • 關(guān)鍵字: Xilinx  EPP  Zynq-7000  

          Xilinx與Cadence推出可擴展虛擬平臺用于嵌入式軟件開發(fā)

          • Xilinx, Inc. (NASDAQ: XLNX)與 Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS) 今天宣布共同合作開發(fā)了業(yè)界首個用于在硬件成型之前對基于Xilinx Zynq?-7000可擴展式處理平臺(EPP)系統(tǒng)進行系統(tǒng)設(shè)計、軟件開發(fā)與測試的虛擬平臺。
          • 關(guān)鍵字: Xilinx  Zynq-7000  Cadence  

          使用Xilinx公司的Spartan-6 FPGA作DDR芯片測試

          • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時設(shè)置不同參數(shù),可以輕而易舉的實現(xiàn)對不同型號的DDR存儲芯片的測試,數(shù)據(jù)率可高達800Mb/s以上。由于時間利用率比使用計算機主板測試DDR芯片高得多,所以可以極大地節(jié)約測試時間。
          • 關(guān)鍵字: Xilinx  FPGA  DDR  201109  

          MicroBlaze軟核處理器在DAB發(fā)射機中的應(yīng)用

          • 討論了MicroBlaze處理器對DAB發(fā)射機中DAC和PLL芯片的控制以及PC與MicroBlaze軟核的通信,最終實現(xiàn)了基于PC和FPGA的III波段DAB發(fā)射機設(shè)計。
          • 關(guān)鍵字: Xilinx  MicroBlaze  201108  

          S2C為Xilinx原型驗證系統(tǒng)提供突破性驗證模塊技術(shù)

          • S2C 日前宣布其Verification Module技術(shù)(專利申請中)已可用于其基于Xilinx的FPGA原型驗證系統(tǒng)中。V6 TAI Verification Module可以實現(xiàn)在FPGA原型驗證環(huán)境和用戶驗證環(huán)境之間高速海量數(shù)據(jù)傳輸。用戶可以使用Xilinx ChipScope或者第三方調(diào)試環(huán)境,同時查看4個FPGA。另外,V6 TAI Verification Module還可以用于1.3M~4.7M ASIC門的原型設(shè)計。V6 TAI Verification Module具有PCIe G
          • 關(guān)鍵字: S2C  Xilinx  FPGA  

          基于FPGA的高速通道校正實現(xiàn)

          • 當(dāng)今社會無線通信迅猛發(fā)展,無線通信用戶激增,要解決通信系統(tǒng)容量、帶寬限制等這些嚴重問題的一個關(guān)鍵技術(shù)就是多天線通信技術(shù)。這項技術(shù)的使用能大幅度地提高無線通信系統(tǒng)的頻譜效率和鏈路可靠性,與單天線系統(tǒng)相比,用多天線系統(tǒng)發(fā)射和接收信號能獲得陣列增益(或稱波束形成增益)、分集增益、多路復(fù)用增益和干擾抑制等優(yōu)勢。然而多天線技術(shù)帶來諸多優(yōu)勢的同時會不可避免地引起通道不一致性問題[1]。在實際工程應(yīng)用中,陣列接收機的多個通道由于PCB(印制電路板)走線長度不等、通道特性存在差異等硬件的非理想因素,導(dǎo)致多個通道接收到的
          • 關(guān)鍵字: FPGA,Xilinx  201107  

          采用FPGA實現(xiàn)視頻應(yīng)用中的OSD設(shè)計

          • 近年來,數(shù)字視頻監(jiān)控系統(tǒng)在銀行、高速公路、樓宇等各個領(lǐng)域取得了廣泛的應(yīng)用。在數(shù)字視頻監(jiān)控系統(tǒng)中,OSD(OnS...
          • 關(guān)鍵字: Xilinx  osd  

          Xilinx FPGA抗輻射設(shè)計技術(shù)研究

          • 摘要:針對Xilinx FPGA在航天應(yīng)用中的可行性,文章分析了Xilinx FPGA的結(jié)構(gòu)以及空間輻射效應(yīng)對FPGA的影響,結(jié)合實際工程實踐給出了提高其可靠性的一有用辦法和注意事項,如冗余設(shè)計、同步設(shè)計、自檢等。表明配置信息
          • 關(guān)鍵字: Xilinx  FPGA  輻射  設(shè)計技術(shù)    

          使用DS89C450對Xilinx PROM的在系統(tǒng)編程設(shè)計

          • 摘要:使用DS89C450型單片機的I/O口實現(xiàn)JTAG通信協(xié)議,再用部分I/O口構(gòu)造片選邏輯,來對一個系統(tǒng)中多片Xilinx Platform Flash PROM進行在系統(tǒng)編程(ISP),以此來更新對應(yīng)的FPGA的配置數(shù)據(jù)。同時,DS89C450通過在應(yīng)用
          • 關(guān)鍵字: Xilinx  C450  PROM  450    

          MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

          • ?????? MathWorks 日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級測試臺架的同時,以硬件速度驗證其設(shè)計。
          • 關(guān)鍵字: MathWorks  Xilinx  FPGA  

          賽靈思啟動第三屆開源硬件大賽

          •   由中國電子學(xué)會主辦、賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )與北京工業(yè)大學(xué)共同承辦的“第三屆OpenHW開放源碼硬件與嵌入式大賽(簡稱開源硬件大賽)”日前在北京工業(yè)大學(xué)正式啟動,此次參賽特等獎獲得者將獲得15000元的獎金,同時還將獲得德致倫公司(Digilent)提供的“直通歐洲”獎勵,免費參加2012年9月份在德國慕尼黑舉辦的“Digilent杯電子設(shè)計大賽”盛事,詳情請見http://www.di
          • 關(guān)鍵字: Xilinx  FPGA  

          基于Xilinx FPGA的數(shù)字頻域干擾抵消器

          • 一、項目背景直放站在現(xiàn)代通信系統(tǒng)中是必不可少的,但是如果直放站的收發(fā)天線隔離度不夠,整機增益偏...
          • 關(guān)鍵字: FPGA  干擾抵消器  Xilinx  反饋式干擾  信號處理  

          賽靈思為滿足100G系統(tǒng)需求擴展其通信產(chǎn)品陣容

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其通信產(chǎn)品陣容的一項重要擴展,旨在加快行業(yè)實施新數(shù)據(jù)包處理、交換和流量管理解決方案的速度,滿足呈指數(shù)級迅猛增長的高帶寬和卓越服務(wù)質(zhì)量(QoS)的需求。本次產(chǎn)品線擴展包括收購業(yè)界領(lǐng)先供應(yīng)商Modelware,該公司是一家提供流量管理/數(shù)據(jù)包處理IP核與參考設(shè)計的全球領(lǐng)先供應(yīng)商, 其產(chǎn)品能夠簡化系統(tǒng)開發(fā),推動擴大支持10G、40G和100G或更高流量網(wǎng)絡(luò)應(yīng)用的差異化。
          • 關(guān)鍵字: Xilinx  100G系統(tǒng)  
          共721條 31/49 |‹ « 29 30 31 32 33 34 35 36 37 38 » ›|

          xilinx介紹

          Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核??蛻羰褂肵ilinx及其合作伙伴的自動化軟件工具和IP核對器件進行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng)了現(xiàn)場可編程邏輯陣列 [ 查看詳細 ]

          相關(guān)主題

          熱門主題

           Xilinx    DP-MCU/Xilinx    Philips-Xilinx    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();