<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 搭建

          uclinux下stm32開發(fā)環(huán)境搭建

          • 什么是uclinuxuclinux表示micro-control linux.即ldquo;微控制器領(lǐng)域中的Linux系統(tǒng)rdquo;,是Lineo公司的主打產(chǎn)品,同時(shí)也是開放源碼的嵌入式Linux
          • 關(guān)鍵字: uClinux  STM32  搭建  

          采用MPLS隧道技術(shù)搭建網(wǎng)絡(luò)路由備份鏈路

          • 首先針對VPN領(lǐng)域中MPLS網(wǎng)絡(luò)的基本構(gòu)架做出必要分析,并且給出MPLSVPN的典型結(jié)構(gòu)圖,進(jìn)而就MPLS網(wǎng)絡(luò)特征提出相應(yīng)的網(wǎng)絡(luò)安全手段,對于深入了解相應(yīng)技術(shù)原理有著積極幫助作用。關(guān)鍵詞:MPLS;VPN;安全:備份;路由多協(xié)議
          • 關(guān)鍵字: 路由  備份  鏈路  網(wǎng)絡(luò)  搭建  MPLS  隧道  技術(shù)  采用  

          利用FPGA搭建高等級視頻監(jiān)控系統(tǒng)

          • 標(biāo)簽:HD PCB全視頻幀速率下的高分辨率(HD)安全監(jiān)控處理系統(tǒng)對處理器件的要求越來越高,單芯片DSP處理已經(jīng)無法適應(yīng),多芯片、多核或者CPU+DSP的方式雖然在某些情況下能夠滿足需求,但其在PCB成本、系統(tǒng)資源占用以及
          • 關(guān)鍵字: 視頻  監(jiān)控系統(tǒng)  高等級  搭建  FPGA  利用  

          關(guān)于高清網(wǎng)絡(luò)攝像機(jī)搭建中的解決方案

          • 標(biāo)簽:高清 網(wǎng)絡(luò)攝像機(jī)現(xiàn)在“高清”和“IP”已經(jīng)成為安防監(jiān)控領(lǐng)域最炙手可熱的兩大熱點(diǎn),隨著IP高清產(chǎn)品的快速爆棚,所有廠家都在不計(jì)代價(jià)的投入,高清所帶來的超高畫質(zhì),超寬場景給人以極大的
          • 關(guān)鍵字: 搭建  解決方案  攝像機(jī)  網(wǎng)絡(luò)  高清  關(guān)于  

          無線局域網(wǎng)搭建問題解析

          • 1 何謂WLAN,現(xiàn)在最流行的無線組網(wǎng)技術(shù)是什么?WLAN為Wireless LAN的簡稱,即無線局域網(wǎng)。無線局域網(wǎng)是利用無線技術(shù)實(shí)現(xiàn)快速接入以太網(wǎng)的技術(shù)。綜觀現(xiàn)在的市場,IEEE 802.11b技術(shù)在性能、價(jià)格各方面均超過了藍(lán)牙、Hom
          • 關(guān)鍵字: 解析  問題  搭建  域網(wǎng)  無線局  

          基于ARM和Linux交叉開發(fā)環(huán)境的搭建

          • 基于ARM和Linux交叉開發(fā)環(huán)境的搭建,摘要:交叉開發(fā)環(huán)境是嵌入式Linux開發(fā)的基礎(chǔ).后續(xù)的開發(fā)過程幾乎都是基于此環(huán)境的。而ARM作為一種高性能、低成本的嵌入式RISC微處理器。已成為應(yīng)用最廣泛的嵌入式處理器。本文內(nèi)容包括基于32位ARM920T核“GEC2
          • 關(guān)鍵字: 環(huán)境  搭建  開發(fā)  交叉  ARM  Linux  基于  

          搭建Xilinx FPGA開發(fā)環(huán)境的方法

          • 搭建Xilinx FPGA開發(fā)環(huán)境的方法,一、計(jì)算機(jī)硬件環(huán)境要求:
            1、操作系統(tǒng):
            Microsoft Windows XP Home Edition SP2
            2、基本配置:
            A、處理器:Intel CPU T2050 1.6GHz
            B、內(nèi)存:512MB
            C、硬盤:60GB(其中軟件安裝的空問需要3GB)補(bǔ)充
          • 關(guān)鍵字: 環(huán)境  方法  開發(fā)  FPGA  Xilinx  搭建  

          利用RapidIO技術(shù)搭建的可重構(gòu)信號處理平臺

          • 軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進(jìn)行連接,難以實(shí)現(xiàn)軍方對電子系統(tǒng)設(shè)計(jì)提出的可重構(gòu)性的需求。FPGA可以用來實(shí)現(xiàn)接口轉(zhuǎn)換功能,如果利用FPGA將基于電路交換的LINK口轉(zhuǎn)換成基于包交換的其他形式的接口,就能在不改變硬件連接的基礎(chǔ)上,實(shí)現(xiàn)DSP系統(tǒng)的重構(gòu)。本文介紹了一種基于串行RapidIO技術(shù)的可重構(gòu)的信號處理平臺,并對其中核心的FPGA的邏輯設(shè)計(jì)進(jìn)行了討論。
          • 關(guān)鍵字: 信號處理  平臺  重構(gòu)  搭建  RapidIO  技術(shù)  利用  RapidIO  
          共9條 1/1 1
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();