模型研究 文章 進(jìn)入模型研究技術(shù)社區(qū)
利用IBIS模型研究信號(hào)完整性問題
- 本文是關(guān)于在印刷電路板 (PCB) 開發(fā)階段使用數(shù)字輸入/輸出緩沖信息規(guī)范 (IBIS) 模擬模型的文章。本文將介紹 ...
- 關(guān)鍵字: IBIS 模型研究 信號(hào)完整性
IBIS 模型:利用 IBIS 模型研究信號(hào)完整性問題
- 本文是關(guān)于在印刷電路板 (PCB) 開發(fā)階段使用數(shù)字輸入/輸出緩沖信息規(guī)范 (IBIS) 模擬模型的文章。本文將介紹如何使用一個(gè) IBIS 模型來提取一些重要的變量,用于信號(hào)完整性計(jì)算和確定 PCB 設(shè)計(jì)解決方案。請(qǐng)注意,該提
- 關(guān)鍵字: IBIS 模型 模型研究 信號(hào)完整性
面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型研究
- 緩慢的軟件模擬器給體系結(jié)構(gòu)研究帶來了極大不便,F(xiàn)PGA硬件仿真的模擬速度很快,但仿真系統(tǒng)的規(guī)模嚴(yán)重受限于FPGA的容量。較大規(guī)模的體系結(jié)構(gòu)系統(tǒng)仿真采用多片F(xiàn)PGA互連,不僅增加了設(shè)計(jì)的復(fù)雜性,也增加成本。因此提出一種面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型。經(jīng)仿真系統(tǒng)評(píng)估,其仿真系統(tǒng)能夠增大FPGA芯片的仿真規(guī)模,減少仿真系統(tǒng)對(duì)FPGA資源的需求,有效支持在有限的FPGA資源上進(jìn)行大規(guī)模對(duì)稱體系結(jié)構(gòu)仿真研究。
- 關(guān)鍵字: FPGA 對(duì)稱 仿真 模型研究
共4條 1/1 1 |
模型研究介紹
您好,目前還沒有人創(chuàng)建詞條模型研究!
歡迎您創(chuàng)建該詞條,闡述對(duì)模型研究的理解,并與今后在此搜索模型研究的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)模型研究的理解,并與今后在此搜索模型研究的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473