FPGA在彈上信息處理機(jī)中的應(yīng)用
緩沖區(qū)存儲(chǔ)切換有2種方式:
本文引用地址:http://www.ex-cimer.com/article/109046.htm(1)當(dāng)1.28M的同步串行接口接收的數(shù)據(jù)個(gè)數(shù)達(dá)到64×100時(shí)切換;
(2)由內(nèi)部的20ms定時(shí)器切換。
因此當(dāng)ARM異常后,能夠確保除4M總線數(shù)據(jù)之外的其它通道正常輸出。當(dāng)1.28M的同步串行接口異常后,FPGA內(nèi)的狀態(tài)機(jī)自動(dòng)切換到內(nèi)部的20ms定時(shí)器進(jìn)行切換。FPGA設(shè)計(jì)及IP核通過(guò)SPARTAN3AN集成開發(fā)環(huán)境進(jìn)行仿真驗(yàn)證。
FPGA選用Xilinx公司的SPARTAN3AN系列的XC3S700AN-4FG484,電壓1.2~3.3V,電流50mA~2A,主頻最高達(dá)70MHz以上。
地面單元測(cè)試儀的設(shè)計(jì)
地面單元測(cè)試儀(圖2)主要完成對(duì)信息處理機(jī)各種功能和參數(shù)的測(cè)試,模擬產(chǎn)生彈上機(jī)的所有輸入信號(hào),并測(cè)試其所有輸出信號(hào),可用于信息處理機(jī)的生產(chǎn)調(diào)試、出廠測(cè)試和外廠維修。
地面單元測(cè)試儀由便攜式工控機(jī)內(nèi)插相應(yīng)PCI板卡和相應(yīng)軟件程序組成,PCI板卡為1塊COM通訊測(cè)試板卡,其主要實(shí)現(xiàn)和彈上高速內(nèi)總線4Mbit/s(或以上)1553B總線接口,在軟件的控制下,向彈上發(fā)送各種測(cè)試命令、并接收彈上機(jī)的測(cè)試結(jié)果。
系統(tǒng)實(shí)現(xiàn)
信息處理機(jī)的系統(tǒng)工作流程見(jiàn)圖3,具體包括:
(1)上電復(fù)位及初始化
上電后,F(xiàn)PGA和ARM同時(shí)復(fù)位,進(jìn)行初始化過(guò)程,其中FPGA初始化中, FPGA內(nèi)部寄存器和邏輯狀態(tài)的初始值、內(nèi)部緩沖區(qū)數(shù)據(jù)清零依靠復(fù)位信號(hào)來(lái)完成,其中的“FPGA參數(shù)設(shè)定”由監(jiān)控程序負(fù)責(zé)執(zhí)行或由FPGA使用缺省參數(shù)完成。
評(píng)論