Cadence與ARM合作開發(fā)ARM優(yōu)化型系統(tǒng)實(shí)現(xiàn)方案
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司今天宣布拓展其與ARM的合作關(guān)系,為ARM處理器開發(fā)一個(gè)優(yōu)化的系統(tǒng)實(shí)現(xiàn)解決方案,將實(shí)現(xiàn)端到端的流程,包括一個(gè)全套的可互用型工具、ARM® 處理器和實(shí)體IP、內(nèi)置Linux到GDSII的方法學(xué)與服務(wù)。為了加快該解決方案的采用,Cadence將會(huì)提供完善的補(bǔ)充材料,如指南手冊(cè)與學(xué)習(xí)材料,包括兩本方法學(xué)參考書,并拓展服務(wù)、方法學(xué)與培訓(xùn)機(jī)構(gòu)的生態(tài)系統(tǒng)。
本文引用地址:http://www.ex-cimer.com/article/111196.htm“軟件復(fù)雜性的不斷攀升驅(qū)使系統(tǒng)成本的提升,業(yè)界領(lǐng)先企業(yè)需要聯(lián)合起來,提供可靠而節(jié)約成本的端到端設(shè)計(jì)解決方案,”ARM首席技術(shù)官M(fèi)ike Muller說。“只有涵蓋應(yīng)用軟件到芯片的全套解決方案才能成功解決當(dāng)前設(shè)計(jì)領(lǐng)域面臨的難題。與Cadence的合作不僅將解決硬件與軟件系統(tǒng)開發(fā)結(jié)合的成本飆升,還將幫助新一代消費(fèi)電子產(chǎn)品加快上市時(shí)間。”
為提供該解決方案,Cadence將會(huì)采取以下措施:
· 在公司新公布的IP堆棧中支持為ARM處理器設(shè)備優(yōu)化的內(nèi)置軟件。
· 用Cadence Virtualization技術(shù)改進(jìn)ARM工具與IP的可互用性,包括ARM DS-5與RealView®開發(fā)套件、快速模型與VSTREAM處理器。
· 擴(kuò)展在AMBA IP-VIP配對(duì)與互聯(lián)結(jié)構(gòu),設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn)的參考方法學(xué)上的合作關(guān)系。
“我們的業(yè)務(wù)正擴(kuò)展到移動(dòng)市場(chǎng)領(lǐng)域,基于ARM處理器的設(shè)計(jì)正在成為我們開發(fā)過程中一個(gè)越來越重要的部分,”NVIDIA硬件工程部主管Narendra Konda說。“Cadence/ARM的合作通過解決應(yīng)用驅(qū)動(dòng)的流程,為業(yè)界提供了正確的方法。這一集成的流程將會(huì)幫助我們改進(jìn)我們的系統(tǒng)驗(yàn)證的過程,這是對(duì)我們的成功最為關(guān)鍵的組成部分之一。”
除了與ARM合作,Cadence還擴(kuò)大了System Realization的生態(tài)體系,在服務(wù)、方法學(xué)與培訓(xùn)機(jī)構(gòu)方面展開全新合作,這將有助于加快客戶應(yīng)用系統(tǒng)級(jí)解決方案的過程。這些新公司包括澳大利亞半導(dǎo)體技術(shù)公司(ASTC)、Chubu Toshiba Engineering Corp、CircuitSutra、CM Engineering Co. Ltd.、HDLAB Inc.、NIPPON SYSTEMWARE CO. LTD.與Toshiba Information Systems(日本)。完整名單可在以下網(wǎng)址獲得: www.cadence.com/alliances/system_realization.
“Cadence通過與其他廠商合作以及提供新方法學(xué),不斷建立我們的System Realization解決方案,”Cadence首席營(yíng)銷官John Bruggeman說。“Cadence和ARM的解決方案將聯(lián)合業(yè)界領(lǐng)先的IP,能夠打破成本與開發(fā)的障礙,這些都是消費(fèi)電子實(shí)現(xiàn)市場(chǎng)大成功的絆腳石。ARM IP在目前為未來的消費(fèi)電子市場(chǎng)非常流行,共同開發(fā)的解決方案將會(huì)帶來全新的、令人矚目的創(chuàng)新。”
為了進(jìn)一步幫助客戶高效而節(jié)約成本地采用System Realization,Cadence開發(fā)了業(yè)界第一款事務(wù)級(jí)建模(TLM)設(shè)計(jì)與驗(yàn)證方法學(xué),這已經(jīng)在其最近發(fā)行的書中向業(yè)界提供,書名為《TLM-driven Design and Verification Methodology.》。為了加快基于最近實(shí)現(xiàn)標(biāo)準(zhǔn)化的通用驗(yàn)證方法學(xué)(UVM)的SoC集成與驗(yàn)證,Cadence還發(fā)布了另外一本新書,叫做《A Practical Guide to Adopting the Universal Verification Methodology (UVM).》。這些內(nèi)容將共同帶來整套實(shí)用的最佳實(shí)踐,幫助加快解決方案的開展。
評(píng)論