<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 55nm創(chuàng)新工藝震動消費類終端ASIC設計服務市場

          55nm創(chuàng)新工藝震動消費類終端ASIC設計服務市場

          作者: 時間:2011-11-22 來源:電子產(chǎn)品世界 收藏

            這類AS功耗都是幾十瓦,除了前面提到的那些低功耗技術(shù)肯定不足以解決問題,必須還有一些別的手段,比如Dynamic Voltage Scaling(DVS,動態(tài)電壓調(diào)整)。為實現(xiàn)DVS,半導體開發(fā)了Process Monitor和Temperature Monitor的獨特技術(shù)。 Process monitor可以在每個block中加一個,并可以直接連到SPI總線上。Temperature monitor已經(jīng)內(nèi)嵌入提供的ADC、DAC和高速接口中,只需在芯片上加一些控制算法就可以監(jiān)控制程和溫度情況的變化,也可以用一些現(xiàn)成的片外芯片來控制。

          本文引用地址:http://www.ex-cimer.com/article/126217.htm

            有實例表明,使用了DVS的技術(shù)后,從fast corner到slow corner平功耗均都有20%多的降幅。而且fast corner和slow corner更加集中,對于封裝熱阻的考慮變得更加收斂。

            對于其他很多挑戰(zhàn)諸如超高速信號的噪聲隔離,在芯片內(nèi)、封裝上以及PCB板上半導體都開發(fā)了很多獨特的抗噪技術(shù),在與客戶一起合作的AS芯片中,富士通的這些技術(shù)和經(jīng)驗可幫助客戶在最短的時間設計出最可靠的芯片。

            

           

            圖4:富士通半導體AS/COT全球的設計團隊分布情況和大致服務流程。

            劉琿介紹說,富士通半導體ASIC/COT部門在美國、歐洲、日本、新加坡、中國上海、香港都設有設計中心,可實現(xiàn)優(yōu)勢設計方法論、技術(shù)資源的共享,以便更好地為本地客戶提供可直接面向制造的可靠設計服務。

          電機保護器相關(guān)文章:電機保護器原理

          上一頁 1 2 3 下一頁

          關(guān)鍵詞: 富士通 IC

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();