<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 如何讓7系列FPGA的功耗減半

          如何讓7系列FPGA的功耗減半

          —— 如何讓7系列 FPGA的功耗減半
          作者:Mike Santarin 時間:2011-12-22 來源:電子產品世界 收藏

            標準測試結果證明一切

          本文引用地址:http://www.ex-cimer.com/article/127295.htm

            雖然競爭對手可能會辯稱 節(jié)點上使用的是以不變應萬變的方法,堅信 7 系列是創(chuàng)新史上的又一里程碑。將各項標準測試結果綜合在一起,證明 7 系列是用戶準備用實現(xiàn)的各種應用的理想選擇。客戶既可以通過下列網址:http://www.xilinx.com/publications/technology/power-advantage/7-seriespower-benchmark-summary.pdf,查閱賽靈思公布的一系列標準測試結果,也可訪問如下網站:http://s e m i n a r 2 . t e c h o n l i n e . c o m /registration/wcIndex.cgi?sessionID=xilinx_jun1411,觀看 TechOnline 網絡研討會。

            

           

           

            

           

            圖 5:Xpower Estimator (XPE) 工具可以讓設計小組更好地評估賽靈思的功耗特性,并與同類競爭產品進行比較

            圖中文字:

            實際硬件標準測試結果

            靜態(tài)功耗:3.6W

            總功耗:6.5W

            靜態(tài)功耗:0.9W

            總功耗:3.1W

            采用同樣的參考設計。

            首款 芯片證實可將功耗降低 50% 以上

            Kintex-7功耗估計器估計結果

            與估計器工具測得的結果緊密關聯(lián)

            掌握工具

            最新版 XPE 功耗估計器工具(即 13.2 版)(圖 5)提供了反映近期 7 系列產品變動的最新數據。該版本還提供重新架構的 GTP 和 GTH 收發(fā)器的較低功耗數據。根據普遍的需要,該版本的工具還為客戶提供了必要的最高功耗數據,便于他們進行最惡劣情況下的電源和熱性能設計。

          fpga相關文章:fpga是什么



          上一頁 1 2 3 4 5 6 7 下一頁

          關鍵詞: 賽靈思 FPGA 28nm

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();