賽靈思Vivado設(shè)計套件震撼登場
賽靈思全球高級副總裁湯立人說, 如果i'm lovin' it讓你想到麥當(dāng)勞,以后我們希望您看到或者想到“All Programmable”,你會想到賽靈思
Vivado 設(shè)計環(huán)境
本文引用地址:http://www.ex-cimer.com/article/131871.htmVivado設(shè)計套件包括高度集成的設(shè)計環(huán)境和新一代系統(tǒng)到 IC 級別的工具,這些均建立在共享的可擴(kuò)展數(shù)據(jù)模型和通用調(diào)試環(huán)境基礎(chǔ)上。這也是一個基于 AMBA AXI4 互聯(lián)規(guī)范、IP-XACT IP 封裝元數(shù)據(jù)、工具命令語言 (Tcl)、Synopsys 系統(tǒng)約束 (SDC) 等有助于根據(jù)客戶需求量身定制設(shè)計流程并符合業(yè)界標(biāo)準(zhǔn)的開放式環(huán)境。賽靈思構(gòu)建的 Vivado 工具將各類可編程技術(shù)結(jié)合在一起,可擴(kuò)展實現(xiàn)多達(dá) 1 億個等效 ASIC 門的設(shè)計。
為了解決集成的瓶頸問題,Vivado IDE 采用了用于快速綜合和驗證 C 語言算法 IP 的 ESL 設(shè)計、實現(xiàn)重用的標(biāo)準(zhǔn)算法和RTL IP封裝技術(shù)、標(biāo)準(zhǔn)IP 封裝和各類系統(tǒng)構(gòu)建塊的系統(tǒng)集成、可將仿真速度提高 3 倍的模塊和系統(tǒng)驗證功能,以及可將性能提升百倍以上的硬件協(xié)同仿真功能。
為了解決實現(xiàn)的瓶頸,Vivado 工具采用層次化器件編輯器和布局規(guī)劃器、速度提升 了3 至 15 倍且為 SystemVerilog 提供業(yè)界領(lǐng)先支持的邏輯綜合工具、速度提升 了4 倍且確定性更高的布局布線引擎、以及通過分析技術(shù)可最小化時序、線長、路由擁堵等多個變量的“成本”函數(shù)。此外,增量式流程能讓工程變更通知單 (ECO) 的任何修改只需對設(shè)計的一小部分進(jìn)行重新實現(xiàn)就能快速處理,同時確保性能不受影響。最后,Vivado 工具通過利用最新共享的可擴(kuò)展數(shù)據(jù)模型,能夠估算設(shè)計流程各個階段的功耗、時序和占用面積,從而達(dá)到預(yù)先分析,進(jìn)而優(yōu)化自動化時鐘門等集成功能。
博通公司歐洲硬件開發(fā)工程經(jīng)理 Paul Rolfe 指出:“Vivado 設(shè)計套件與Virtex-7 2000T FPGA的組合改變了可編程邏輯產(chǎn)業(yè)發(fā)展的模式。Vivado 使博通無需進(jìn)行任何手動布局規(guī)劃或分區(qū)工作,就能夠設(shè)計出業(yè)界最大容量的 FPGA。賽靈思在芯片和軟件雙方面的創(chuàng)新讓我們印象深刻。”
供貨情況
Vivado 設(shè)計套件 2012.1 版本現(xiàn)已作為早期試用計劃的一部分推出??蛻艨陕?lián)系所在地的賽靈思代表。今夏早些時候?qū)⒐_發(fā)布 2012.2 版本,今年晚些時候還將推出 WebPACK。目前采用 ISE 設(shè)計套件版本的客戶將免費獲得最新 Vivado 設(shè)計套件版本和IDS。賽靈思將繼續(xù)為針對 7 系列及早期產(chǎn)品設(shè)計的客戶提供 ISE 設(shè)計套件支持。
加速度計相關(guān)文章:加速度計原理
評論