<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 通過增益校準提高DAC積分非線性(INL)

          通過增益校準提高DAC積分非線性(INL)

          作者:OnurOzbek 時間:2012-08-21 來源:電子產品世界 收藏

            在正常操作期間,如果傳到的數字代碼小于中間點,轉換前使用第一個增益校準值來修正。如果傳到的數字代碼大于中間點,轉換前使用第二個增益校準值來修正。通過更新圖3所示的gain trim registers(增益調整寄存器)校準即時完成。使用里面的直接存儲器存取(DMA)模塊,寄存器更新速度會更快。

          本文引用地址:http://www.ex-cimer.com/article/135954.htm

            在全范圍中間改變增益修正值會產生調整偏移(見方程3)。這個調整偏移需要在算法的后半部分來補償 (見圖5)?! ?/p>

                   

            結果

            我們來做個比較,使用傳統終端校驗的8位電流(iDAC)沒有實施我們所講的算法之前測量的INL性能,INL大約為1.5 LSB,如圖6所示?! ?/p>


          圖6:使用傳統終端增益校驗IDAC的INL

            使用該算法后,INL現在降到0.8LSB,如圖7所示。  


          圖7:使用兩點增益校準IDAC的INL

            結論

            我們介紹了中用于提高DAC積分非線性 (INL)的固件技術。并以P® 3為例進行了驗證。對于PSoC® 3中的電流和電壓DAC,該方法可以使INL改善85%。


          上一頁 1 2 3 下一頁

          關鍵詞: DAC SoC 轉換器

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();