McBSP技術(shù)在數(shù)據(jù)傳輸中的應(yīng)用
在對DSP的McBSP進行操作時,McBSP的內(nèi)部采樣率發(fā)生器的輸出時鐘CLKG驅(qū)動給CLKR,CLKR同時提供給A/D的SCLK。而McBSP的采樣率發(fā)生器的時鐘源(CLKSRG)由CPU提供的,對CPU時鐘進行分頻以產(chǎn)生CLKG。由于CPU的時鐘極性總為正,因此CPU時鐘信號的上升沿產(chǎn)生CLKG的上升沿。對采樣率發(fā)生器的寄存器編程后,要等待2個CLKSRG(時鐘源)周期以確保內(nèi)部同步。當(dāng)采樣率發(fā)生器使能后,要等待2個CLKC周期,以保證采樣率發(fā)生器穩(wěn)定工作。在CLKSRG的下一個上升沿,CLKRG變?yōu)?,啟動頻率如式(1)所示的時鐘。
3 結(jié)束語
本文以TMS320VC5502 DSP芯片與TLV1572模數(shù)轉(zhuǎn)換芯片為例,詳細討論了TLV1572與DSP的多通道緩沖串口(MeBSP)通信的硬件接口和軟件設(shè)計。其設(shè)計方案簡單易行,具有一定的通用性,根據(jù)需要可以在中斷服務(wù)子程序中嵌入適合的數(shù)據(jù)處理程序代碼,就可以構(gòu)成一個完整的數(shù)據(jù)采集與傳輸程序。本文中采集的數(shù)據(jù)是存放在TMS320VC5502芯片內(nèi)部的RAM中,由于TMS320VC55x DSP的外部存儲器接口(EMIF)支持8bi-t、16 bit、32 bit數(shù)據(jù)的訪問,并為異步存儲器、同步突發(fā)SRAM、同步DRAM提供了無縫接口,所以如果系統(tǒng)所要采集的數(shù)據(jù)量很大,也可以通過EMIF接口外擴存儲器。本文引用地址:http://www.ex-cimer.com/article/150071.htm
評論