<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 如何優(yōu)化嵌入式DSP應(yīng)用的功耗

          如何優(yōu)化嵌入式DSP應(yīng)用的功耗

          作者: 時(shí)間:2011-06-06 來源:網(wǎng)絡(luò) 收藏

          采用軟硬件技術(shù)可以提高電源效率,而使用內(nèi)置電源管理 API 的 RTOS 更容易實(shí)現(xiàn)上述目的。

          本文引用地址:http://www.ex-cimer.com/article/150616.htm

          作者:Scott Gary,德州儀器 (TI)

          無線及有線系統(tǒng)設(shè)計(jì)師均必須重視電源效率問題,盡管雙方的出發(fā)點(diǎn)不盡相同。

          對于移動(dòng)設(shè)備而言,更長的電池使用壽命、更長的通話時(shí)間或更長的工作時(shí)間都是明顯的優(yōu)勢。降低電源要求意味著使用體積更小的電池或選擇不同的電池技術(shù),這在一定程度上也緩解了電池發(fā)熱問題。

          對于有線系統(tǒng)而言,設(shè)計(jì)師可通過減小電源體積、減少冷卻需求以及降低風(fēng)扇噪聲來提高電池效率。人們很少會(huì)提到這樣一個(gè)事實(shí):提高電源效率還可節(jié)省空間,用以增加能夠提高系統(tǒng)性能的組件,尤其是設(shè)計(jì)小組希望添加一個(gè)以上處理器時(shí),這一點(diǎn)非常重要。

          設(shè)計(jì) 處理器或系統(tǒng)要求嚴(yán)格的系統(tǒng)時(shí),采用 專用技術(shù)、操作系統(tǒng)及其支持軟件可以降低。超越傳統(tǒng)技術(shù)的 DSP 或雙處理器設(shè)計(jì)在節(jié)約能量方面表現(xiàn)出色。

          本文將討論傳統(tǒng)及專門針對 DSP 的技術(shù),首先對使用到的術(shù)語和原理進(jìn)行定義與說明。

          功耗基礎(chǔ)知識(shí)

          互補(bǔ)金屬氧化物半導(dǎo)體 (CMOS) 電路的總功耗是動(dòng)態(tài)功耗與靜態(tài)功耗之和 [參考資料 3]:

          當(dāng)門發(fā)生邏輯狀態(tài)轉(zhuǎn)換并產(chǎn)生內(nèi)部結(jié)點(diǎn)充電所需的開關(guān)電流以及P 通道及N 通道同時(shí)暫態(tài)開啟引起直通電流時(shí),就會(huì)出現(xiàn)動(dòng)態(tài)功耗。通過以下公式可以估算其近似值:

          其中,Cpd 為動(dòng)態(tài)電容,F(xiàn) 為開關(guān)頻率,Vcc 為電源電壓,而 Nsw 為轉(zhuǎn)換的比特?cái)?shù)。

          另外,電壓 (Vcc) 決定著穩(wěn)定工作狀態(tài)下的最大開關(guān)頻率 (F)。

          上述關(guān)系中包含兩個(gè)重要概念:

          • 動(dòng)態(tài)功耗與開關(guān)頻率呈線性關(guān)系,與電源電壓呈二次關(guān)系。
          • 最大安全開關(guān)頻率取決于電源電壓。

          為便于本文討論,將特定的頻率及電壓對稱為“設(shè)定點(diǎn)”。

          很顯然,降低 CPU 時(shí)鐘速率將相應(yīng)成比例地降低動(dòng)態(tài)功耗,由于動(dòng)態(tài)功耗與電源電壓成二次關(guān)系,在不影響系統(tǒng)性能的前提下,通過降低電壓就可能額外大大降低功耗。

          不過,對于特定任務(wù)集,降低 CPU 時(shí)鐘速率也會(huì)成比例地延長執(zhí)行該任務(wù)集的時(shí)間,因此必須仔細(xì)分析以確保滿足其實(shí)時(shí)需求。

          靜態(tài)功耗主要是由于晶體管漏電流造成的。一般說來,CMOS 電路的靜態(tài)功耗很低,與其動(dòng)態(tài)功耗相比可以忽略不計(jì)。在不工作期間通常會(huì)“閑置”CPU 時(shí)鐘以減少動(dòng)態(tài)功耗,從而顯著降低總體功耗。

          而在未來的設(shè)計(jì)中必須特別關(guān)注靜態(tài)功耗問題,因?yàn)楦咝阅艿男滦途w管的漏電流將顯著提高 [參考資料 13]。

          系統(tǒng)常用技術(shù)

          常用電源管理技術(shù)可以分為兩類:通過早期硬件設(shè)計(jì)決策實(shí)現(xiàn)或在系統(tǒng)運(yùn)行時(shí)實(shí)現(xiàn)。

          設(shè)計(jì)早期的決策對滿足性能及功耗至關(guān)重要,下面列出了設(shè)計(jì)中需要考慮的十大要素,其中包括硬件選擇、設(shè)計(jì)策略及架構(gòu)選擇。大多數(shù)要素都是嵌入式系統(tǒng)的基本要求,其它要素則需要單獨(dú)考量。盡管下列決策是在設(shè)計(jì)早期制定的,但有些仍需在整個(gè)設(shè)計(jì)周期中進(jìn)行再驗(yàn)證。如下所列:

          1. 選擇低功耗組件
          2. 分割電壓與時(shí)鐘域;
          3. 支持電壓及時(shí)鐘縮放功能;
          4. 啟用保持電壓門控功能;
          5. 利用軟件中斷減少輪詢;
          6. 采用分級(jí)存儲(chǔ)器模型;
          7. 降低輸出負(fù)載;
          8. 引導(dǎo)時(shí)關(guān)閉非關(guān)鍵無動(dòng)力資源;
          9. 盡量減少活動(dòng) PLL 數(shù)量;
          10. 使用時(shí)鐘分割器快速變換頻率。

          有關(guān)上述列表的詳細(xì)信息如表 1 所示。

          表 1. 通過早期硬件設(shè)計(jì)決策降低功耗

          確定系統(tǒng)架構(gòu)以后,設(shè)計(jì)團(tuán)隊(duì)需要將注意力轉(zhuǎn)向系統(tǒng)運(yùn)行時(shí)環(huán)境。雖然以下列出的僅 14項(xiàng),但在設(shè)計(jì)過程中要始終關(guān)注其中大部分內(nèi)容。

          1. 不需要時(shí)則關(guān)閉門時(shí)鐘
          2. 引導(dǎo)過程中主動(dòng)關(guān)閉不必要的功耗
          3. 僅在需要時(shí)用門向子系統(tǒng)供電
          4. 激活外設(shè)低功耗模式
          5. 充分利用外設(shè)活動(dòng)檢測器
          6. 使用自動(dòng)刷新模式
          7. 通過基準(zhǔn)確定最小必需頻率及電壓
          8. 根據(jù)總體活動(dòng)情況調(diào)整 CPU 頻率及電壓
          9. 動(dòng)態(tài)調(diào)度 CPU 頻率及電壓以匹配預(yù)測工作負(fù)載
          10. 代碼的執(zhí)行速度
          11. 使用低功耗代碼序列及數(shù)據(jù)模型
          12. 使用代碼覆蓋技術(shù)減少對高速內(nèi)存的需求
          13. 更換電源時(shí)進(jìn)入簡化性能模式
          14. 平衡精確度與功耗的關(guān)系

          老練的設(shè)計(jì)團(tuán)隊(duì)必須至少要從概念上熟悉上述嵌入式系統(tǒng)應(yīng)用設(shè)計(jì)要素(其中一項(xiàng)與 DSP電路有關(guān)),有關(guān)上述列表的詳細(xì)信息如表 2 所示。

          表 2. 通過常用運(yùn)行時(shí)技術(shù)降低功耗

          實(shí)現(xiàn)表 1 及表 2 所述做法及策略并不容易。任何降低功耗的設(shè)計(jì)都有可能對性能產(chǎn)生負(fù)面影響或?qū)е孪到y(tǒng)不穩(wěn)定。下表列出了使用基本電源管理技術(shù)所面臨的主要難題。

          表 3. 實(shí)際嵌入式系統(tǒng)設(shè)計(jì)面臨的主要難題

          DSP RTOS 解決難題

          大多數(shù)老練的嵌入式系統(tǒng)設(shè)計(jì)師都知道,表 2 中列出的許多技術(shù)問題都可以在操作系統(tǒng)中解決,而不必讓每個(gè)新的設(shè)計(jì)項(xiàng)目都“從零開始”。

          上述最有價(jià)值并且得到普遍認(rèn)可的技術(shù)中的一個(gè)子集已包括在 RTOS 中,相關(guān)技術(shù)包括:閑置、關(guān)閉活動(dòng)電源、器件驅(qū)動(dòng)器通知、內(nèi)存管理、V/F 縮放。由于設(shè)計(jì)目標(biāo)不盡相同,將這些技術(shù)構(gòu)建到 RTOS 中需要很多技巧。設(shè)計(jì)師必須可以選擇混合或匹配子集。關(guān)鍵的設(shè)計(jì)目標(biāo)就是高效性、靈活性以及操作系統(tǒng)的松耦合。

          TI 的 DSP/BIOS™ 操作系統(tǒng)的電源管理器 (PWRM) 非常適于用作現(xiàn)有 RTOS 的電源管理模塊 [參考資料 4]。盡管以下描述的實(shí)施是就特定 DSP/BIOS 而言的,但其概念可簡單地運(yùn)用其他操作系統(tǒng),甚至用于無操作系統(tǒng)的應(yīng)用環(huán)境。

          電源管理器的要求

          電源管理器實(shí)施的關(guān)鍵要求如下:

          1. 管理決策必須由應(yīng)用觸發(fā),而不是操作系統(tǒng)觸發(fā);
          2. 電源管理活動(dòng)應(yīng)當(dāng)針對大部分應(yīng)用代碼透明;
          3. 電源管理器必須支持電壓與頻率 (V/F) 縮放,并充分利用芯片空閑與睡眠模式;
          4. 電源管理器必須在應(yīng)用代碼、驅(qū)動(dòng)器以及操作系統(tǒng)本身范圍內(nèi)協(xié)調(diào)電源事件處理,并在發(fā)生特定事件時(shí)向客戶端發(fā)出通知;
          5. 電源管理特性必須在任何線程環(huán)境中可用,并且還必須對特定客戶端的多個(gè)實(shí)例可用(如一個(gè)器件驅(qū)動(dòng)器的多個(gè)實(shí)例);
          6. 在向客戶端發(fā)出電源事件通知時(shí),電源管理器必須支持事件處理的延遲完成,并在等待延遲客戶端的完成信號(hào)的同時(shí)通知其他客戶端;
          7. 對具有不同功能的不同平臺(tái),電源管理器必須是可擴(kuò)展的和便攜性的。

          為滿足上述的關(guān)鍵要求,可將電源管理器作為 DSP/BIOS 的附屬模塊被添加,如圖 1 所示。

          圖 1. 電源管理器分區(qū)

          linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

          上一頁 1 2 3 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();