<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > Niosll和USB接口的高速數(shù)據(jù)采集卡設(shè)計(jì)

          Niosll和USB接口的高速數(shù)據(jù)采集卡設(shè)計(jì)

          作者: 時(shí)間:2011-01-13 來源:網(wǎng)絡(luò) 收藏

            2.2 主控電路FPGA芯片

            EP2C8Q208EP2C8Q208主控電路如圖3所示。

          EP2C8Q208EP2C8Q208主控電路

            FPGA芯片也是一種特殊的ASIC芯片,屬于可編程邏輯器件,它是在PAL、GAL等邏輯器件的基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL等相比,F(xiàn)PGA規(guī)模比較大,適合于時(shí)序、組合等邏輯電路應(yīng)用。本文選用A1tera公司的FPGA芯片EP2C8Q208,完成卡的時(shí)序和地址譯碼電路。由于EP2C8Q208有36個(gè)M4K RAM,在FPGA內(nèi)部一個(gè)16位寬度、4 KB深度的FIFO,使用FIFO提高卡對(duì)多通道信號(hào)的采集存儲(chǔ)能力。FIFO有半滿、全滿、空標(biāo)志位,當(dāng)檢測到半滿標(biāo)志位時(shí),F(xiàn)IFO同時(shí)讀寫;全滿時(shí)只讀不寫;空時(shí)只寫不讀。A/D采樣控制信號(hào)通過FPGA控制;PC機(jī)對(duì)采集后的數(shù)據(jù)作進(jìn)一步處理,以提高精度,其中2選1模塊,由主控制模塊來控制,選擇是直接將采集數(shù)據(jù)送給PC機(jī)處理,還是在內(nèi)部進(jìn)行DSP處理后再送給PC機(jī)。

            由于Nios是一個(gè)位于FPGA中的處理器軟核,定制其外設(shè)就顯得比較容易,在SOPC Builder(集成到Quartus II工具中的為建立SOPC系統(tǒng),提供標(biāo)準(zhǔn)化的圖形設(shè)計(jì)環(huán)境。其由CPU、存儲(chǔ)器、標(biāo)準(zhǔn)外圍設(shè)備和用戶自定義的外圍設(shè)備組成)環(huán)境下,其定制邏輯的結(jié)構(gòu)框圖如圖4所示。

          定制邏輯的結(jié)構(gòu)框圖



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();