<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 電子記帳控稅終端機設(shè)計的片上系統(tǒng)SOC芯片研究

          電子記帳控稅終端機設(shè)計的片上系統(tǒng)SOC芯片研究

          作者: 時間:2010-10-08 來源:網(wǎng)絡(luò) 收藏

          通用異步串口(UART):一個16550UART和3個普通UART;

          中斷控制器(Interrupt Controller):支持16個一級中斷源,32個二級中斷源;

          定時器(Timer):5個24位的通用目的定時器;

          看門狗(Watch Dog):24位看門狗定時器;

          實時時鐘(RTC):計算秒、分、小時、天、月、年,具有潤月補償功能,計時可至2100年,通過后備電源使實時時鐘工作在低功率模式;

          PS/2控制器(PS/2 I/F):符合PS/2標準,支持第一套和第二套掃描碼集;

          I2C控制器(I2C I/F):兼容Phillips公司的I2C標準;

          SPI控制器(SPI I/F):兼容SPI和Microwire/Plus兩個企業(yè)標準。

          2.2 SoC要點

          在SoC的體系架構(gòu)、邏輯和電路中采用正向設(shè)計方法:

          建立深亞微米自頂向下設(shè)計流程,實現(xiàn)硬/軟件協(xié)同仿真、設(shè)計、驗證技術(shù),建立正向設(shè)計平臺;

          低功耗設(shè)計技術(shù),包括對RTC及SRAM的低功耗優(yōu)化設(shè)計;

          采用深亞微米(0.18μm)必須解決的設(shè)計問題,包括。EMI,CrOSS talk,天線效應(yīng)和熱效應(yīng)等;

          采用現(xiàn)代SoC設(shè)計技術(shù),實現(xiàn)片上外設(shè)包括IC卡、磁卡、I2C、SPI、PS/2等功能接口的高度集成設(shè)計和測試;

          高可靠、實時多任務(wù)處理平臺技術(shù),支持嵌入式操作及其任務(wù)調(diào)度管理;

          支持ANSIC的標準應(yīng)用,實現(xiàn)底層驅(qū)動軟件的模塊化、標準化設(shè)計。

          同時,針對以上技術(shù)挑戰(zhàn)必須實現(xiàn)如下技術(shù)創(chuàng)新:

          該項目為自主知識產(chǎn)權(quán)的內(nèi)嵌32位RISC處理器以及大量功能接口模塊的SoC設(shè)計,突破嵌入式SoC的高度集成、高可靠、低功耗、實時多任務(wù)處理等關(guān)鍵技術(shù);

          建立自頂向下的深亞微米設(shè)計流程,實現(xiàn)硬、軟件協(xié)同設(shè)計、仿真、綜合、驗證技術(shù);采用大容量FPGA和嵌入式操作系的統(tǒng)功能驗證平臺;應(yīng)用樣機對SoC進行全面驗證,確保了該項目的技術(shù)路線實施及產(chǎn)品的實際應(yīng)用;

          支持多任務(wù)實時嵌入式操作。

          3 功能驗證

          在集成電路的設(shè)計過程中,需要進行大量的驗證工作,SoC功能驗證采用專門的開發(fā)軟件把設(shè)計模型轉(zhuǎn)換成相應(yīng)的配置文件,下載到硬件平臺的FPGA或CPLD中,在實際的應(yīng)用中來驗證SoC功能的正確性。

          在對本SoC進行硬件平臺驗證過程中,采用的FPGA綜合工具是Synplicity公司的Synplify Pro 7.7,F(xiàn)PGA布線工具選用的是Xilinx公司的ISE 5.0,硬件平臺的核心FPGA芯片選用的是Xilinx公司的Virtex II系列的XC2V2000。驗證流程如圖2所示[1-3]。


          本文引用地址:http://www.ex-cimer.com/article/151456.htm


          3.1 驗證平臺的設(shè)計

          芯片內(nèi)部采用AMBA總線,內(nèi)嵌32 b整數(shù)處理單元,優(yōu)化的32/64 b浮點數(shù)處理單元,并且內(nèi)嵌了大量的外設(shè),主要包括:80位GPIO口、4路UART控制器、5個24 b定時器、看門狗、.PS/2控制器、I2C總線控制器、SPI總線控制器、1個三磁道磁卡控制器,3個智能卡控制器等。為了完整地測試本SoC的所有功能,硬件測試平臺如圖3所示,包含下列基本組成部分:


          SOC硬件測試平臺 來源:電子發(fā)燒友網(wǎng)


          FPGA芯片;配置PROM;程序BPROM;SRAM;串口轉(zhuǎn)換芯片;I2C總線設(shè)備;SPI總線設(shè)備;磁卡讀卡器接口;智能卡及卡座;GPIO測試點;PS/2設(shè)備;系統(tǒng)時鐘發(fā)生設(shè)備;上電復位電路;電源。

          3.2 FPGA平臺驗證結(jié)果

          將由SoC的RTL模型產(chǎn)生的FPGA下載文件(*.bit文件)下載到FPGA中,在Unix環(huán)境下,用SPARC-GCC編譯器編譯測試程序(標準C程序),然后觀察程序運行結(jié)果,就可以驗證整個SoC系統(tǒng)或某一模塊功能的正 確性。

          下面以獲取智能卡復位應(yīng)答(Answer To Reset,ATR)字節(jié)為例,闡述此過程。

          事先知道待測智能卡的ATR字節(jié)為:3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18。

          測試結(jié)果為:

          Smartcard controller testing…
          ATR over,and ATR characters:
          3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18

          以上結(jié)果說明,智能卡控制器可以接收到卡的復位應(yīng)答字節(jié),SoC的此功能正確。采用同樣的方法及過程可以驗證其他功能的正確性。

          4結(jié) 語

          該SoC芯片如今已經(jīng)成功應(yīng)用到了多種終端設(shè)備中,為國內(nèi)外的終端設(shè)備制造商們提供了一種高性價比的選擇,為中國芯家族又增添了一位新成員。所以,可以認為該SoC芯片的設(shè)計還是非常成功的。

          設(shè)計中存在的主要問題就是內(nèi)置的RAM空間還不夠大,對于高端的電子終端設(shè)備,必須外擴一定容量的RAM存儲器,希望在下一款同類芯片設(shè)計中加以改進。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();