高清晰LCD HDTV中使用Cyclone III FPGA技術(shù)
Nios 嵌入式處理器
出于多種考慮,設(shè)計(jì)人員在實(shí)現(xiàn)控制功能上沒有采用硬件邏輯( 通常以狀態(tài)機(jī)的形式),而是轉(zhuǎn)向Nios®II 嵌入式處理器。首先,其設(shè)計(jì)調(diào)試要比HDL 簡單。除了簡化開發(fā)之外,設(shè)計(jì)人員還希望CPU 和工具包能夠通用,適合多種應(yīng)用。而且,Nios II 軟核處理器是性價比非常高的解決方案,不需要外部處理器,設(shè)計(jì)人員可以把它嵌入到現(xiàn)有FPGA 設(shè)計(jì)中,沒有額外成本。
對于DTV 應(yīng)用,Nios II 處理器控制所有的數(shù)據(jù)流,包括:
將視頻流送至顯示屏
遠(yuǎn)程控制處理
常規(guī)的管理任務(wù)
處理?xiàng)l件訪問接口,例如智能卡等
從視頻流中解密控制字
FPGA 的優(yōu)點(diǎn)
LCD HDTV 的核心是其圖像處理和時序控制模塊( 如圖2 所示)。圖像處理模塊通常包括掃描速率轉(zhuǎn)換器、幀速率轉(zhuǎn)換器、色彩解碼器、移動探測、scalar 和去隔行等功能。
圖2. 典型的LCD 電視接口結(jié)構(gòu)圖
評論