RMII模式以太網(wǎng)PHY芯片DP83848C的應(yīng)用
2.7 RX_ER——接收錯誤
遵照IEEE802.3標(biāo)準(zhǔn)的規(guī)定,DP83848C提供一個RX_ER輸出端。RX_ER可以維持一個或更多的REFCLK周期,來標(biāo)識一個在當(dāng)前PHY到幀的傳輸過程中曾出現(xiàn)的錯誤(MAC子層不一定能檢測到,但PHY可以檢測到的編碼錯誤或其他錯誤)。RX_ER的變化相對于REF_CLK是同步的。
由于DP83848C是通過以固定數(shù)據(jù)代替原來數(shù)據(jù)的方式干擾到RXD[1:O],所以MAC不需要RX_ER,而只需CRC校驗(yàn)(即奇偶校驗(yàn))就可以檢測到錯誤。本文引用地址:http://www.ex-cimer.com/article/157064.htm
2.8 沖突檢測
RMII不向MAC提供沖突標(biāo)志。對于半雙工操作,MAC必須從CRS_DV和TX_EN信號中產(chǎn)生它自己的沖突檢測。為了實(shí)現(xiàn)這一點(diǎn)MAC必須從CRS-DV信號中恢復(fù)CRS信號,并和TX_EN進(jìn)行邏輯與。注意,不能直接使用CRS_DV,因?yàn)镃RS_DV可能在幀的末端觸發(fā)以標(biāo)志CRS解除確認(rèn)。
3 RMII模式配置
DP83848C的RMII模式配置包括硬件和軟件兩個方面。
3.1 硬件配置
如圖2所示,DP83848C的X1(34)腳上提供50 MHzCMOS電平的振蕩信號。在上電和復(fù)位時,強(qiáng)制DP83848C進(jìn)入RMII模式。方法是通過在RX_DV/MII_MODE(39腳)接入一個上拉電阻。
3.2 軟件配置
PHY的軟件初始化流程如圖7所示。
結(jié)語
DP83848C配合RMII標(biāo)準(zhǔn)接口提供了一種連接方案,可以減少M(fèi)AC至PHY接口所需要的引腳數(shù)目。該方案使得設(shè)計(jì)工程師在保持IEEE802.3規(guī)范中所有特性的同時,降低系統(tǒng)設(shè)計(jì)成本。正因?yàn)槿绱耍珼P83848C能夠更好地適應(yīng)工業(yè)控制和工廠自動化,以及通用嵌入式系統(tǒng)等應(yīng)用場合。
評論