<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > VHDL設(shè)計的微型打印機控制器技術(shù)

          VHDL設(shè)計的微型打印機控制器技術(shù)

          作者: 時間:2010-05-15 來源:網(wǎng)絡(luò) 收藏

            有2種握手方式可供選用,一種是標(biāo)志控制方式,另一種是XON/XOFF協(xié)議方式。串行數(shù)據(jù)傳輸采用異步通訊格式,串行通訊的數(shù)據(jù)格式和波特率可由用戶自行設(shè)定。

            3.2 并口連接

            TP UP-SF系列的P型機采用與Centmnics標(biāo)準(zhǔn)兼容的D一25并行接口,接口插座則與IBM PC的打印接口相配合。并行接口引腳排列如圖2所示,表2為并行接口引腳信號說明。

          并行接口引腳排列

            圖3為并行接口的時序,F(xiàn)PGA按照這些信號工作時序進(jìn)行正確控制。當(dāng)輸入信號進(jìn)入時,即可驅(qū)動完成打印工作。

          并行接口的時序

            4 系統(tǒng)

            按照從上至下的可編程系統(tǒng)思想,利用Ahera公司的CYCL0N系列FPGA器件,通過QUARTUS II開發(fā)工具,完成了FPGA所需的硬件系統(tǒng)的和軟件開發(fā)。采用模塊式設(shè)計,從存儲器讀取數(shù)據(jù),再送入至打印機打印。

            4.1 硬件電路設(shè)計

            硬件電路以FPGA為中心,實現(xiàn)存儲器的接口電路設(shè)計,以及對打印機的并口接口電路設(shè)計。該系統(tǒng)設(shè)計采用Flash存儲器,它是一種可擦除、非易失性存儲器,可實現(xiàn)數(shù)據(jù)的存儲功能,便于數(shù)據(jù)傳輸。圖4為Flash存儲器的部分電路連接圖。

          Flash存儲器的部分電路連接圖



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();