<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Altera發(fā)布高端Stratix III系列

          Altera發(fā)布高端Stratix III系列

          ——
          作者:電子產(chǎn)品世界 時間:2006-11-16 來源:eepw 收藏


          業(yè)界功耗最低的高性能FPGA提供創(chuàng)新可編程功耗技術(shù)

          公司(NASDAQ:ALTR)發(fā)布®  FPGA系列,該系列具有業(yè)界高密度高性能可編程邏輯器件中最低的功耗。  FPGA采用了TSMC的65nm工藝技術(shù),其突破性創(chuàng)新包括硬件體系結(jié)構(gòu)提升和Quartus® II軟件改進,與前一代 II器件相比,這些新特性使功耗降低了50%,性能提高了25%,密度是其兩倍。
          ® Stratix  FPGA的兩種新技術(shù)大大降低了功耗,同時達到了高性能要求。創(chuàng)新的可編程功耗技術(shù)降低了功耗,針對設計中需要的地方提高性能,而把其他地方的功耗降到最低。可編程功耗技術(shù)支持每一個可編程邏輯陣列模塊(LAB)、DSP模塊和存儲器模塊在高速或者低功耗模式下獨立工作。Quartus II 6.1軟件的PowerPlay功能對設計自動進行分析,確定哪些模塊位于關(guān)鍵通路上,需要最好的性能,并把這些模塊設置為高速模式,所有其他邏輯自動進入低功耗模式。第二種功耗優(yōu)化技術(shù)——可選內(nèi)核電壓,使設計人員能夠根據(jù)最大性能需求選擇1.1V設計,或者根據(jù)低功耗要求選擇0.9V設計。
          Andrew公司研發(fā)副總裁Bob Suffern評論說:“基站系統(tǒng)的OneBase系列為網(wǎng)絡運營商提供多種方法和實施技術(shù)來進行擴建,提高覆蓋率和容量,為客戶提供高質(zhì)量服務。Stratix和HardCopy系列是Andrew在這一領(lǐng)域獲得成功的關(guān)鍵因素。低功耗Stratix III具有很高的集成度,能夠移植為HardCopy III結(jié)構(gòu)化ASIC,一直是我們設計規(guī)劃的核心方案?!?
          與業(yè)界任何其他FPGA相比,Stratix III器件具有最大的存儲器邏輯比,以及最好的DSP性能。為滿足大范圍高端應用,Altera提供三種新的Stratix III系列型號:第
           
          一種在邏輯、存儲器和DSP資源上達到均衡,適合一般應用;第二種增強了存儲器和
          DSP資源,適合存儲器和DSP比較密集的應用;第三種集成了收發(fā)器,適合寬帶接口應用。此外,Altera還提供獨特的從Stratix III FPGA至HardCopy®結(jié)構(gòu)化ASIC的無風險移植途徑。
          Altera產(chǎn)品和企業(yè)市場副總裁Danny Biran說:“隨著高端FPGA越來越多地成為許多電子系統(tǒng)的核心部件,OEM廠商在性能和密度上應該達到新的水平,同時進一步降低功耗。Stratix III FPGA完美的結(jié)合了硬件改進和新的軟件功能,能夠?qū)崿F(xiàn)最佳效能。我們的客戶可以充滿信心地成功實現(xiàn)下一代系統(tǒng)設計,迅速高效地將產(chǎn)品推向市場?!?
          Stratix III的特性
          Stratix III系列采用了和業(yè)界領(lǐng)先的Stratix II系列相同的FPGA體系結(jié)構(gòu),含有高性能自適應邏輯模塊(ALM)。Stratix III FPGA和Quartus II軟件相結(jié)合后,為業(yè)界提供了最具創(chuàng)新的設計方法,進一步提高了性能和效能,幫助設計人員迅速完成設計開發(fā),進行產(chǎn)品投產(chǎn),同時達到技術(shù)和商業(yè)目標。Stratix III的特性包括:
          •    可編程功耗技術(shù):每一個可編程邏輯陣列模塊(LAB)、DSP模塊和存儲器能夠獨立工作在高速或者低功耗模式下。Quartus II軟件的PowerPlay功能根據(jù)性能要求,自動控制每一個模塊的工作模式。
          •    可選內(nèi)核電壓:設計人員可以針對高性能應用選擇1.1V內(nèi)核電壓,針對低功耗應用選擇0.9V內(nèi)核電壓。
          •    最佳性能:Stratix III比前一代器件快25%,比任何競爭FPGA系列都至少有一個速率等級的優(yōu)勢。
          •    密度最高:Stratix III FPGA的密度是前一代FPGA的兩倍,也是業(yè)界密度最大的FPGA。
          •    靈活的I/O:Stratix III I/O支持40多個I/O接口標準,具有業(yè)界一流的性能、靈活性和信號完整性。
          •    外部存儲器接口:Stratix III FPGA具有業(yè)界一流的存儲器接口,支持可編程I/O延遲,具有可編程驅(qū)動能力以及擺率和讀/寫調(diào)整,每個I/O口還提供31個嵌入式寄存器,實現(xiàn)最佳DDR3性能。
          •    優(yōu)異的信號完整性:Stratix III FPGA利用較高的電源/地至用戶I/O比、最佳的信號返回通路、可調(diào)擺率控制、交錯輸出延遲以及校準片內(nèi)匹配來實現(xiàn)同類最佳的信號完整性。
          •    性能最好的DSP:與性能最好的數(shù)字信號處理器相比,Stratix III FPGA乘法器/累加器性能比其高300倍,在性能相同的條件下,占用更小的電路板面積,具有更低的功耗以及更小的系統(tǒng)總成本。
          •    TriMatrix存儲器:Stratix III TriMatrix含有三種容量的存儲器模塊,MLAB模塊、M9K模塊和M144K模塊,比其他FPGA存儲器結(jié)構(gòu)支持更大的存儲器帶寬,在600MHz 工作的存儲器達到17Mbits。
          •    設計安全性:Stratix III是唯一支持256位高級加密標準(AES)易失和非易失安全密鑰的FPGA,保護設計不被復制、反向剖析和篡改。這一功能實現(xiàn)了業(yè)界一流的IP保護,使用方便。
          •    Quartus II PowerPlay軟件:PowerPlay優(yōu)化和分析技術(shù)對設計自動進行分析和優(yōu)化,實現(xiàn)最低功耗,同時滿足用戶的設計約束要求。在降低功耗上,沒有其他功耗優(yōu)化軟件比該軟件使用更方便,效率更高。
          •    Quartus II 6.1軟件高級設計特性:Quartus II軟件6.1具有TimeQuest時序分析器、自上而下和自下而上的漸進式編譯技術(shù),并且支持多處理器,能夠?qū)崿F(xiàn)最佳效能,迅速完成高密度FPGA設計。請參考www.altera/com/QII6.1release,了解更詳細的信息。
          Stratix III FPGA第三方支持
          除了Quartus II設計軟件之外,一流EDA供應商Aldec公司(系統(tǒng)驗證環(huán)境(SVE))、Magma自動設計公司(Blast FPGA)、Mentor Graphics®公司(Precision® Synthesis)和Synplicity公司(Synplify Pro FPGA綜合以及Synplify DSP軟件)都支持Stratix III器件系列,確保Altera器件能夠?qū)崿F(xiàn)質(zhì)量最好的結(jié)果。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();