利用P89C669的23 b的線性地址并采用CPLD外部擴(kuò)展設(shè)備
對高位的地址線A19~A22進(jìn)行地址譯碼,獲得各芯片的片選線,如圖7所示。
如果不是對SST29SF040進(jìn)行讀寫,則高位地址線A16~A18仍然可以利用,這里將其作為74HC4052的3個輸入控制線A,B,INH,即圖8中的A_4052,B_4052,CS_4052。
編寫設(shè)備驅(qū)動程序是在KeilC51的平臺上,由于利用了P89C669的23 b地址線,在C51的平臺上采用指針讀寫設(shè)備很方便,這里給出讀寫SRAM芯片M68AF127B的C源代碼例子,以供參考。
以上3句為測試SRAM的測試代碼,START_EX-TRAM為SRAM芯片的起始地址(可根據(jù)CPLD的內(nèi)部設(shè)計進(jìn)行相應(yīng)的修改),第2,3句分別是寫、讀數(shù)據(jù)的宏。
5 結(jié) 語
利用P89C669的23 b的線性地址并采用CPLD擴(kuò)展外部設(shè)備資源可以說是不錯的一個方法,對外部設(shè)備的訪問將顯得更加簡便,當(dāng)然,在成本方面系統(tǒng)設(shè)計工程師也要加以考慮,并最終尋找一個性價比最高的方案。
評論