基于集成計數(shù)器的N進制計數(shù)器設計與仿真
如圖1所示電路是基于集成4位二進制同步加法計數(shù)器74LS161,用歸零法設計的七進制加法計數(shù)器的仿真電路。由于74LS161的清零端為異步控制方式,則最大計數(shù)狀態(tài)SN=S7=0111;由此求出歸零邏輯

用歸零法設計N進制計數(shù)器要注意以下兩點:
1)當集成計數(shù)器的清零端為同步控制方式,則不會出現(xiàn)過渡狀態(tài)SN,此時最大計數(shù)狀態(tài)應為SN-1,相應歸零邏輯也由SN-1求得。
2)若MN,需要用多個M進制集成計數(shù)級聯(lián),擴展成大容量計數(shù)器后,再使用歸零法設計N進制計數(shù)器。
2 三十六進制加法計數(shù)器的設計與仿真
2.1 基于74LS161的三十六進制加法計數(shù)器的設計與仿真
74LS161為十六進制計數(shù)器,設計三十六進制計數(shù)器需要兩個74LS161通過級聯(lián)的方法,可先擴展成256(16×16)進制計數(shù)器。設低位的74LS161編號為1,高位的74LS161編號為2,再用歸零法設計如下:
1)寫出SN的二進制代碼:SN=S36=100100;
2)求出歸零邏輯:;
3)在仿真平臺Multisim中選擇2個74LS161,1個74LS00,2個5 V電源和地,根據(jù)歸零邏輯創(chuàng)建仿真電路;
4)時鐘電壓源V1接入計數(shù)脈沖輸入端CLK,用帶譯碼的十六進制數(shù)碼管U4和U5作狀態(tài)輸出的顯示器,完整的三十六進制計數(shù)器仿真電路如圖2所示。
評論