最新全能數(shù)控電源IC―ADP1043A(三)
當(dāng)兩個(gè)或更多的ADP1043A接入時(shí),它們將同步其均流總線的時(shí)段,這個(gè)同步功能是由通訊框的起始定出的性能。如果ADP1043A熱插拔式進(jìn)入數(shù)字總線,直到下一個(gè)通訊框才開始,一個(gè)新的ADP1043A,監(jiān)視均流總線,直到停止位,此時(shí)均流框結(jié)束,然后與其他ADP1043A在下一位開始同步。如圖12所示。本文引用地址:http://www.ex-cimer.com/article/178710.htm
此位的長度固定在10μs,邏輯1定義到高到低的此位開始的傳輸。由低到高的傳輸在tBIT的25%處為低到高。
總線在高時(shí)tBIT的整個(gè)周期內(nèi)是理想的(其他總線的激活都是非法的)。Glitches到tglitch時(shí)(200ns),不予考慮。
數(shù)字代表著電流信息有八位長度。ADP1043A用八位MSBS作CS1和CS2的讀出器。用此讀出作為數(shù)字。當(dāng)讀出均流總線在任何處都給出相符的時(shí)段到CS1,CS2的電流讀出點(diǎn)。
(3)數(shù)字均衡總線等效電路
每個(gè)電源比較數(shù)字作為輸出能力的供電到總線的數(shù)字。
1)Round1
在Round1,每個(gè)電源第一次位于MSB總線處,如果電源檢測(cè)出其SMB為相同的值,它繼續(xù)到Round2,如果檢出值低于總線值,它就是從屬電源。
當(dāng)電源變成從屬者,它停止與均衡總線通訊,因?yàn)橹浪皇侵鲗?dǎo)者,然后它增加其輸出電壓供出更多的電流。
如果兩個(gè)單元有相同的MSB,它們由于繼續(xù)Round2,因?yàn)樗鼈兌疾皇侵鲗?dǎo)者。
2)Round2
在Round2,所有電源仍與總線上的MSB通訊,如果電源檢測(cè)出其MSB少于總線值,這就意味著,此電源必須成為從屬,并停止與總線通訊。
3)Round3到Round8
同樣工作重復(fù)進(jìn)行,直到8個(gè)Round允許電源比較其數(shù)字,以此方法決定每個(gè)單元的主或從。
2.23 數(shù)字均衡總線結(jié)構(gòu)
數(shù)字均流總線可以有各種結(jié)構(gòu).均衡總線環(huán)路由寄存器0*29調(diào)節(jié),讓從屬接近主導(dǎo)電源電流,可選擇調(diào)節(jié)寄存器0*2A,初級(jí)測(cè)或次級(jí)測(cè)都能用電流均衡信號(hào)編程寄存器0*29。
負(fù)載線可以在PSU3之間,此時(shí)用數(shù)字均流總線,在遙檢電壓點(diǎn)和負(fù)載之間的最小阻抗15mΩ。
(未完待續(xù))
評(píng)論