基站電源中同步電路的設(shè)計方法
1 引言
本文引用地址:http://www.ex-cimer.com/article/179398.htm在通信電源中,有多路輸出的電路常需要將各個輸出信號同步,以滿足控制的要求。
將電源的各控制芯片同步到系統(tǒng)時鐘,也可以減小噪聲,改善電源的性能。
另外,在多功率等級的電源中也需要同步,以避免各部分分別開通時產(chǎn)生的離散噪聲。各部分同時開通就能同時產(chǎn)生共模噪聲,這樣就簡化了尖峰功率的估算,還能估計到功率分布和損耗的情況,并能根據(jù)損耗做母線的電壓補償。
所以,同步電路的設(shè)計是電源電路中一個不可忽視的重要環(huán)節(jié)。
2 同步電路的拓撲形式
芯片可以通過RT/CT端直接連接外部時鐘源來同步。芯片內(nèi)部比較器的高低兩個門限決定時間電容CT的充放電過程,當CT開始其充電周期,PWM處于開通的狀態(tài),時間電容持續(xù)充電直到內(nèi)部比較器的上限。一旦給出同步信號,放電電路激活,時間電容持續(xù)放電直到內(nèi)部比較器的下限。在放電時PWM比較器無輸出,這樣PWM處于關(guān)斷的狀態(tài)。
外部同步電平的高、低狀態(tài)可以用數(shù)字量1或0來代表。芯片的同步端既可以作為同步信號輸入端,也可以作為同步信號輸出端。當沒有同步端時,時間電路(CT)也可以由數(shù)字邏輯(0,5V)工作模式來取代模擬的工作模式。當用數(shù)字量來表示電平后,“開通時間”,“關(guān)斷時間”,“占空比”和“頻率”都可以用數(shù)字脈沖來表示。如同步信號的邏輯低時間決定了PWM的開通時間,同步信號的邏輯高時間決定了PWM的關(guān)斷時間。頻率,占空比或死區(qū)時間可以由PWM時間電容端(CT)的同步信號準確控制。同步信號的高或低可以由555定時器或微處理器來決定。
如果PWM芯片沒有連到內(nèi)部晶振的同步輸入、輸出端,這時從晶振必須不工作。當從模塊使用不同的PWM芯片并具有不同的同步特性如反向的同步信號,這時也必須使從晶振不工作。
但是,這種直接用數(shù)字信號同步的工作方法有許多缺點。首先,在電壓模式控制時,PWM誤差放大器對脈寬沒有控制。因為,PWM誤差放大器的輸出是和一個數(shù)字信號相比較,而不是和一個鋸齒波信號相比較。從而,通過鉗位誤差放大器的輸出來控制占空比的軟啟動功能也將無效。這是因為,本身沒有時間坡度,電源輸出完全由同步脈沖源來控制。只要同步脈沖鎖定,PWM輸出將根據(jù)同步脈沖的電平總是保持完全開或者完全關(guān)。當然,沒有自身的CT坡度電源將沒有自啟動,在同步脈沖出現(xiàn)前將總是保持關(guān)。電流模式的坡度補償需要外接其他元器件來實現(xiàn)。每個模塊必須設(shè)定為主模塊或從模塊,并且不能隨意改變。為了克服這個缺點我們采用一種比較通用的同步方式如圖1所示。
圖1 同步方式
這種同步方法是時間電容CT不直接接地,而是串一個約24Ω的電阻到地,輸入同步信號疊加到電阻端電壓上(電阻端電壓通常為0.5V,這是為了設(shè)定一個小的偏置,并且可以影響模塊的初始頻率),使CT上的電壓高于晶振內(nèi)部門限電壓。在同步脈沖出現(xiàn)前,PWM工作在自身的RT,CT設(shè)定的頻率上。同步信號出現(xiàn)后,同步數(shù)字信號疊加到原來的模擬波形上,這種同步方式的RT/CT輸入端是模擬和數(shù)字信號的疊加,如圖2所示。
圖2 同步波形
工作時,同步脈沖使CT上的電壓迅速高于PWM比較器的上限,晶振的充電狀況迅速翻轉(zhuǎn),晶振開始與同步信號同步的放電周期。
圖1所示方法具有如下優(yōu)點:可以從任何的PWM芯片取得同步信號或者同步任何PWM芯片,且芯片的數(shù)量不限,雙向的同步信號,對于簡單的系統(tǒng)可以用數(shù)字信號同步,CT上的坡度可以做斜坡補償,每個模塊沒有嚴格的頻率設(shè)定,而且可以遠端關(guān)斷。
增加同步電路將對PWM的占空比,死區(qū)時間和坡度產(chǎn)生較小的影響。
3 同步電路參數(shù)計算
首先,我們必須選定晶振的時間部分參數(shù)以保證同步。同步時鋸齒波的幅度要比電壓上限低,否則,在同步脈沖來之前比較器就動作了,這將使同步脈沖失效。為了可靠工作,應該使PWM晶振的工作頻率比同步頻率低。通常低10%。如圖3所示。
圖3 同步時間參數(shù)
DIY機械鍵盤相關(guān)社區(qū):機械鍵盤DIY
評論