一種高速連續(xù)時(shí)間Sigma-Delta ADC設(shè)計(jì)
4 實(shí)驗(yàn)結(jié)果
通過(guò)Candence提取系統(tǒng)版圖后仿真電路,在不同工藝角下對(duì)使用HSpice對(duì)系統(tǒng)進(jìn)行后仿真,得到系統(tǒng)SNDR如圖5所示(TT工藝角下),最大SNDR可達(dá)63.6176 dB,輸入差分信號(hào)幅度為O.55 V。
針對(duì)CT Sigma-Delta ADC各種結(jié)構(gòu)對(duì)時(shí)鐘抖動(dòng)的忍受能力這一問(wèn)題,將本文結(jié)構(gòu)與其他論文進(jìn)行對(duì)比,結(jié)果如表1所示??梢?,該設(shè)計(jì)對(duì)時(shí)鐘抖動(dòng)的忍受能力是很強(qiáng)的。
5 結(jié)語(yǔ)
采用TSMC O.18μm CMOS工藝,在1.8 V電源電壓下設(shè)計(jì)了一款連續(xù)時(shí)間Sigma-Delta ADC調(diào)制器,完成了電路設(shè)計(jì)和版圖繪制。經(jīng)后仿真驗(yàn)證此Sig-ma-Delta ADC調(diào)制器帶寬達(dá)到5 MHz,信噪比SNDR可達(dá)63.6 dB。芯片在硅片上所占面積為1.5 mm×1.5 mm,而其調(diào)制器本身所占面積只有O.9 mm×0.9 mm,功耗僅為32 mW。與同類設(shè)計(jì)進(jìn)行比較,該設(shè)計(jì)對(duì)時(shí)鐘抖動(dòng)的忍受能力是很強(qiáng)的。
本文引用地址:http://www.ex-cimer.com/article/180055.htm
評(píng)論