基于位線循環(huán)充電SRAM模式的自定時(shí)電路設(shè)計(jì)
為了使CRSRAM和雙模式自定時(shí)電路更有效地結(jié)合起來,對(duì)CRSRAM的基本結(jié)構(gòu)做了三個(gè)主要的改變。
(1)傳統(tǒng)CRSRAM結(jié)構(gòu)中,位線電壓在每次讀操作之前都要被預(yù)充到VDD。這樣有兩個(gè)缺點(diǎn):一是增加了額外的讀寫操作轉(zhuǎn)換的控制電路,以及將位線電壓預(yù)充到不同電壓的電路。二是預(yù)充電到VDD增加了額外的位線擺幅。如果讀寫操作交替出現(xiàn)的話,那么預(yù)充電會(huì)消耗很大的功耗。
這里設(shè)計(jì)的電路結(jié)構(gòu)中,不論讀操作還是寫操作都是以同樣的位線電壓開始的。這樣做會(huì)導(dǎo)致在讀操作中,從存儲(chǔ)單元到位線的充放電電流會(huì)使位線上的電壓出現(xiàn)浮動(dòng),位線上的電荷會(huì)有無法完全預(yù)計(jì)的損失或增加,由于沒有了預(yù)充電電路,位線的電荷不可完全預(yù)計(jì)的變化會(huì)對(duì)電路的讀寫能力產(chǎn)生影響。但是,由于位線的電容負(fù)載較大,而存儲(chǔ)管的驅(qū)動(dòng)能力較小,所以讀操作對(duì)位線的電荷的影響不會(huì)使電路功能出現(xiàn)問題。
(2)為了使控制電路變得簡(jiǎn)潔,把求值模式放在平衡模式的前面。這樣,時(shí)序控制時(shí)只要控制求值模式的時(shí)間長(zhǎng)度,而將時(shí)鐘周期的剩余時(shí)間直接作為平衡模式的時(shí)間長(zhǎng)度。因?yàn)?,平衡模式與求值模式不同,過長(zhǎng)的平衡模式時(shí)間不會(huì)增加額外的功耗。
(3)由于寫入時(shí)CRSRAM的位線電壓是小擺幅,所以為了確保寫入操作的正確和提高寫入的速度,用7管結(jié)構(gòu)的存儲(chǔ)單元代替?zhèn)鹘y(tǒng)的6管單元結(jié)構(gòu)的存儲(chǔ)單元。7管結(jié)構(gòu)的存儲(chǔ)單元的結(jié)構(gòu)如圖2所示。其工作原理:每次在讀操作中,先是QE=1,將存儲(chǔ)單元的存儲(chǔ)數(shù)據(jù)消掉,再將Q0和Q1的點(diǎn)位拉到同一值。這樣,小的位線電壓擺幅可以順利寫入。
如圖2所示,DMST CRSRAM的時(shí)序控制電路包括四個(gè)部分:復(fù)制陣列、雙模式電壓監(jiān)測(cè)器(DMVD)、時(shí)序控制單元(TCU)和QE信號(hào)產(chǎn)生電路(QEG)。
在復(fù)制列上,原本的Exchanger被化簡(jiǎn)成DIN均為1時(shí)的情況,而且復(fù)制列上所有的虛擬存儲(chǔ)管的Q0被強(qiáng)制為0,Q1被強(qiáng)制為1。所以在求值模式中,DBL的電壓被上拉,而DBLB的電壓被下拉。那么Q0的邏輯0會(huì)提供給DBL一個(gè)下拉電流,以減緩其電壓的上升,同樣Q1的邏輯1會(huì)提供給DBLB一個(gè)上拉電流,以減緩其電壓的下降。所以,這樣就在虛擬位線上模擬了位線電壓在最慢情況下的變化過程,即可以確保真實(shí)位線上的電壓在DMVD觸發(fā)前就已經(jīng)達(dá)到了操作所需的電壓值。
DMVD由兩個(gè)參考電壓不同的比較器以及由讀寫使能信號(hào)WEN控制的兩個(gè)傳輸管組成。靈敏放大器用來監(jiān)測(cè)DBL和DBLB上的電壓差,一旦達(dá)到了預(yù)定的參考電壓值便被觸發(fā),而WEN控制的傳輸管負(fù)載分別在讀周期和寫周期,使其對(duì)應(yīng)的靈敏放大器被觸發(fā)后,其輸出作為信號(hào)P輸入到時(shí)序控制單元TCU。
TCU本質(zhì)是一個(gè)異步電平觸發(fā)電路,其工作情況如下:當(dāng)CLK上升沿到來后,GTC也隨之上升;而當(dāng)P信號(hào)上升沿到來,GTC信號(hào)則回落到低電平。GTCN為GTC的反向信號(hào)。QE信號(hào)產(chǎn)生電路(QEG),當(dāng)只有CLK上升沿時(shí),由于延時(shí)單元的作用,QEN信號(hào)為高電平,脈寬為延時(shí)時(shí)間。而WEN控制QEN信號(hào)只有在WEN=1時(shí)(寫周期)才輸出QE信號(hào)。接下來,可以利用GTC和GTCN去控制整個(gè)電路。其中,A[i]代表行譯碼;A[j]代表列譯碼。在寫周期之中,CLK上升輸入到TCU之中,GTC變?yōu)楦唠娖?,同時(shí)GTCN變?yōu)榈碗娖剑浑S后EQ變?yōu)榈碗娖?,平衡模式結(jié)束。對(duì)于列選中的位線,EV和WL變?yōu)楦唠娖?,進(jìn)入求值模式。寫周期EV信號(hào)也作用在虛擬位線上,使其產(chǎn)生電壓差,當(dāng)虛擬位線上的電壓差到達(dá)足以寫入數(shù)據(jù)時(shí),DMVD被觸發(fā)產(chǎn)生P信號(hào),P信號(hào)輸入到TCU之中,使GTC再次變?yōu)榈碗娖?,GTCN變回高電平;隨即,EV和WL變?yōu)榈碗娖?,EQ變回高電平,電路從求值模式轉(zhuǎn)變?yōu)槠胶饽J?。在平衡模式中,所有的位線包括虛擬位線的電壓都被充放電回到初始值。這次寫操作結(jié)束,電路對(duì)下一次的操作做好準(zhǔn)備。
在讀操作中,這個(gè)過程是類似的。CLK上升輸入到TCU之中,GTC變?yōu)楦唠娖?,同時(shí)GTCN變?yōu)榈碗娖?;隨后EQ變?yōu)榈碗娖?,平衡模式結(jié)束。不同的是,讀周期中,EV信號(hào)一直為低電平,所以只有WL上升到高電平,才進(jìn)入求值模式。此時(shí),DWL信號(hào)也上升到高電平,使虛擬存儲(chǔ)單元下拉DBL上的電壓,當(dāng)DBL上的電壓足夠低時(shí),DMVD被觸發(fā)產(chǎn)生P信號(hào),信號(hào)輸入到TCU中,使GTC再次變?yōu)榈碗娖?,GTCN變回高電平;隨后,D-WL和WL變?yōu)榈碗娖?,EQ變回高電平,電路從求值模式轉(zhuǎn)變?yōu)槠胶饽J?。在平衡模式中,所有的位線包括虛擬位線的電壓都被充放電回到初始值。這次讀操作結(jié)束,電路對(duì)下一次的操作做好準(zhǔn)備。
3 結(jié)語
雙模式自定時(shí)技術(shù)分別針對(duì)讀寫周期產(chǎn)生不同的時(shí)序信號(hào),并借此來改善SRAM的時(shí)鐘周期和功耗。雙模式自定時(shí)技術(shù)考慮了位線上的寄生電容和電阻,存儲(chǔ)單元不同的寫入響應(yīng)時(shí)間,以及依賴于存儲(chǔ)數(shù)據(jù)的位線的漏電流。仿真結(jié)果說明,這種雙模式自定時(shí)技術(shù)使時(shí)鐘周期降低了16%~30.7%,寫入功耗降低了15%~22.7%。本文引用地址:http://www.ex-cimer.com/article/180310.htm
評(píng)論