便攜式應(yīng)用處理器設(shè)計(jì)中的電源管理
當(dāng)今便攜式應(yīng)用處理器的電源管理解決方案的集成度越來越高??偣?、待機(jī)和深度睡眠的電流消耗會(huì)影響電池的大小、物料單(BOM)的成本和產(chǎn)品的認(rèn)知度。
本文引用地址:http://www.ex-cimer.com/article/180914.htm當(dāng)設(shè)計(jì)便攜式設(shè)備―如智能電話或PDA―的時(shí)候,系統(tǒng)設(shè)計(jì)工程師必須考慮許多電源的變量。隨著它們消耗的功率越來越大,智能電話要求高度集成的電源管理解決方案,以便在盡可能最小的PCB面積中實(shí)現(xiàn)電池壽命最長的設(shè)計(jì)目標(biāo)。
當(dāng)今的應(yīng)用處理器需要為內(nèi)核、I/O、存儲(chǔ)器和外部設(shè)備等等提供不同的電源域。例如,LP3971就是一種設(shè)計(jì)用來滿足所有這些要求的電源管理單元(PMU),它利用了3個(gè)高效率的降壓轉(zhuǎn)換器和6個(gè)低壓差(LDO)調(diào)整器。
應(yīng)用處理器需要多種電源電壓,這些電壓可以通過核心電源管理和系統(tǒng)的架構(gòu)進(jìn)行優(yōu)
化。LP3971具有由I2C控制的輸出電壓、工廠可配置的上電順列和缺省的輸出電壓,可以滿足范圍廣闊的系統(tǒng)要求。
本文重點(diǎn)討論如何利用諸如LP3971之類的器件與降壓型轉(zhuǎn)換器及LDO功能相結(jié)合,為PDA/智能電話應(yīng)用中的微處理器的低電壓供電。
當(dāng)設(shè)計(jì)一個(gè)系統(tǒng)的時(shí)候,必須對(duì)架構(gòu)進(jìn)行平衡,包括成本、PCB面積、元器件大小、通話時(shí)間、待機(jī)時(shí)間、電池容量和進(jìn)度表等等的要求。微處理器RAM需要1.5V、最大電流為400mA的電源。讓我們從最簡單、成本最低的解決方案―直接連接到鋰電池的LDO―開始(下圖1)。
電池電壓將從4.2V開始跌落到3.2V,在該電平系統(tǒng)進(jìn)入深度睡眠,直到電池被充電或更換。圖2所示為一個(gè)典型的鋰電池放電周期。
對(duì)于如圖1所示的配置,LDO 5的效率將是:
LDO百分比效率= [(Vout * Iout) / Vin * (Iout + Iq)] * 100
對(duì)于本文中這個(gè)和其它的例子,相對(duì)Iout(400mA)而言,Iq因?yàn)榉浅P”缓雎粤?40mA)。
效率方程式然后變?yōu)椋?
百分比效率=[(Vout)/(Vin)] * 100。
對(duì)于Vin = 4.2V 且 Vout = 1.5V, LDO的效率為1.5/4.2 = 36%??偣β蔖t = 4.2 * 0.400 = 1.70W。
所有沒有被傳遞到輸出負(fù)載的功率將以熱量的形式在LDO內(nèi)部被耗散掉。耗散功率為:
耗散(Pd) = (Vin - Vout) * Iout = (4.2 - 1.5) * 0.400 = 1.1W, 耗散為熱量。
評(píng)論