抑制電子設(shè)備中電磁干擾的產(chǎn)生來源
地線連接
模擬和數(shù)字電路擁有獨立的電源和地線通路,盡量加寬這兩部分電路的電源與地線,或采用分開的電源層與接地層,以便減小電源與地線回路的阻抗,減小任何可能在電源與地線回路中的干擾電壓。
單獨工作的PCB的模擬地和數(shù)字地可在系統(tǒng)接地點附近單點匯接,如電源電壓一致,模擬和數(shù)字電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處并-1~2μf的電容,給兩電源問的信號返回電流提供通路。
理想的地線是一個零阻抗,零電位的物理實體,它不僅是信號的參考點,而且電流流過時不會產(chǎn)生電壓降。在實際的電氣電子設(shè)備中,這種理想地線是不存在的,當(dāng)電流流過地線時必然會產(chǎn)生電壓降。據(jù)此可根據(jù)地線中干擾形成機理可歸結(jié)為以下兩點,第一,減小低阻抗和電源饋線阻抗。第二,正確選擇接地方式和阻隔地環(huán)路,按接地方式來分有懸浮地、單點接地、多點接地、混合接地。如果敏感線的干擾主要來自外部空間或系統(tǒng)外殼,此時可采用懸浮地的方式加以解決,但是懸浮地設(shè)備容易產(chǎn)生靜電積累,當(dāng)電荷達到一定程度后,會產(chǎn)生靜電放電,所以懸浮地不宜用于一般的電子設(shè)備。
評論