利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數(shù)
4. 將ADCLK948/PCBZ的差分輸出OUT2/OUT2與高速示波器相連。有關(guān)1 GHz輸出的典型波形,請(qǐng)參見(jiàn)圖4。
相位噪聲和抖動(dòng)測(cè)量
1. 重復(fù)“邏輯電平測(cè)量”部分的第1至第4步。
2. 將ADCLK948/PCBZ未使用的CLK2輸出端與50 Ω負(fù)載相連(見(jiàn)圖5)。
3. 通過(guò)一條SMA電纜將CLK2輸出端與信號(hào)源分析儀相連(見(jiàn)圖5)。
4. 測(cè)量信號(hào)的抖動(dòng)性能。
圖6顯示了ADF4351輸出端的相位噪聲,均方根抖動(dòng)為325.7 fs。圖7顯示了ADCLK948輸出端的相位噪聲。均方根抖動(dòng)為330.4 fs。
ADCLK948的加性抖動(dòng)計(jì)算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms。ADCLK948數(shù)據(jù)手冊(cè)中的額定值為75 fs rms。
評(píng)論